电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G74DP

产品描述Flip Flops
产品类别逻辑    逻辑   
文件大小829KB,共25页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC1G74DP概述

Flip Flops

74LVC1G74DP规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SOIC
包装说明3 MM WIDTH, 0.50 MM LENGTH, PLASTIC, SOT505-2, TSSOP-8
针数8
Reach Compliance Codecompliant
系列LVC/LCX/Z
JESD-30 代码S-PDSO-G8
JESD-609代码e4
长度3 mm
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup175000000 Hz
最大I(ol)0.024 A
湿度敏感等级1
位数1
功能数量1
端子数量8
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.16
封装形状SQUARE
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup5.9 ns
传播延迟(tpd)13.4 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度3 mm
最小 fmax200 MHz

文档预览

下载PDF文档
74LVC1G74
Single D-type flip-flop with set and reset; positive edge trigger
Rev. 13 — 5 December 2016
Product data sheet
1. General description
The 74LVC1G74 is a single positive edge triggered D-type flip-flop with individual data (D)
inputs, clock (CP) inputs, set (SD) and reset (RD) inputs, and complementary Q and Q
outputs.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing damaging backflow current through the device
when it is powered down.
The set and reset are asynchronous active LOW inputs and operate independently of the
clock input. Information on the data input is transferred to the Q output on the
LOW-to-HIGH transition of the clock pulse. The D inputs must be stable one set-up time
prior to the LOW-to-HIGH clock transition for predictable operation.
Schmitt trigger action at all inputs makes the circuit highly tolerant of slower input rise and
fall times.
2. Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant inputs for interfacing with 5 V logic
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
24
mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC1G74DP相似产品对比

74LVC1G74DP 74LVC1G74GT115 74LVC1G74GM 74LVC1G74DC
描述 Flip Flops Flip Flops SINGL D F/F POS EDGE PICOGATE Flip Flops Flip Flops
是否Rohs认证 符合 - 符合 符合
厂商名称 NXP(恩智浦) - NXP(恩智浦) NXP(恩智浦)
零件包装代码 SOIC - QFN TSSOP
包装说明 3 MM WIDTH, 0.50 MM LENGTH, PLASTIC, SOT505-2, TSSOP-8 - VQCCN, SOLCC8,.08,20 VSSOP, TSSOP8,.12,20
针数 8 - 8 8
Reach Compliance Code compliant - compliant compliant
系列 LVC/LCX/Z - LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 S-PDSO-G8 - S-PQCC-N8 R-PDSO-G8
JESD-609代码 e4 - e4 e4
长度 3 mm - 1.6 mm 2.3 mm
逻辑集成电路类型 D FLIP-FLOP - D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup 175000000 Hz - 175000000 Hz 175000000 Hz
最大I(ol) 0.024 A - 0.024 A 0.024 A
湿度敏感等级 1 - 1 1
位数 1 - 1 1
功能数量 1 - 1 1
端子数量 8 - 8 8
最高工作温度 125 °C - 125 °C 125 °C
最低工作温度 -40 °C - -40 °C -40 °C
输出极性 COMPLEMENTARY - COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP - VQCCN VSSOP
封装等效代码 TSSOP8,.16 - SOLCC8,.08,20 TSSOP8,.12,20
封装形状 SQUARE - SQUARE RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH - CHIP CARRIER, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
包装方法 TAPE AND REEL - TAPE AND REEL TAPE AND REEL
峰值回流温度(摄氏度) 260 - 260 260
电源 3.3 V - 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 5.9 ns - 5.9 ns 5.9 ns
传播延迟(tpd) 13.4 ns - 13.4 ns 13.4 ns
认证状态 Not Qualified - Not Qualified Not Qualified
座面最大高度 1.1 mm - 0.5 mm 1 mm
最大供电电压 (Vsup) 5.5 V - 5.5 V 5.5 V
最小供电电压 (Vsup) 1.65 V - 1.65 V 1.65 V
标称供电电压 (Vsup) 1.8 V - 1.8 V 1.8 V
表面贴装 YES - YES YES
技术 CMOS - CMOS CMOS
温度等级 AUTOMOTIVE - AUTOMOTIVE AUTOMOTIVE
端子面层 NICKEL PALLADIUM GOLD - NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING - NO LEAD GULL WING
端子节距 0.65 mm - 0.5 mm 0.5 mm
端子位置 DUAL - QUAD DUAL
处于峰值回流温度下的最长时间 30 - 30 30
触发器类型 POSITIVE EDGE - POSITIVE EDGE POSITIVE EDGE
宽度 3 mm - 1.6 mm 2 mm
最小 fmax 200 MHz - 200 MHz 200 MHz
请教关于:按键中断,创建中断IST时InterruptInitialize函数出错的问题!
系统:wince4.2 三星2440 最近在接手的系统上增加按键,新增了4个按键,新增的按键总是在创建ist的时候出错! 以下是我修改流程: 1.首先在oalintr.h(inc)里面增加了4个定义 #define SY ......
fgaggag 嵌入式系统
EEWORLD大学堂----如何在高效率功率因数校正 (PFC) 中使用 TI GaN?
如何在高效率功率因数校正 (PFC) 中使用 TI GaN?:https://training.eeworld.com.cn/course/5767...
hi5 电源技术
Helper2416:裸机第二步之时钟运行
时钟,在一个完整的系统运行过程中的重要性不言而喻。有人曾把它比作是心脏起搏器,感觉十分贴切。因为其关乎到指令运行的周期时间。对于2416这样较为高级的芯片来说,时钟方面还是比较给力的。 ......
我的学号 嵌入式系统
嵌入式模数转换器的原理及应用
嵌入式模数转换器的原理及应用 发布日期:2006-07-13 浏览数:17 作者:孙孝波 辛建国 来源:国外电子测量技术 豪华的单片机开发系统498元 可稳定视频输出的: S3C24 ......
fighting 模拟电子
动画图解傅里叶变换
本帖最后由 dontium 于 2015-1-23 11:23 编辑 转来的,希望跟大家共享 第一个动画和第二个动画其实都是对时域的周期矩形形波(近似看成矩形波,并不是严格意义的矩形方波)进行傅里叶变换分 ......
qwqwqw2088 模拟与混合信号
晒设计方案+做自己的时钟
其实楼主一直想做个自己的时钟,挂在墙上。 既然有上辑雷达扫描的基础,那么做个时钟指针旋转也就不在话下啦。 所以本辑没有什么技术难点,就是利用STM32库中的画图方法,来描画一个时钟 ......
sjtitr stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1227  2163  572  2150  1114  7  39  45  48  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved