电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3682

产品描述3.3 VOLT CMOS SyncBiFIFO-TM
文件大小242KB,共29页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

IDT72V3682概述

3.3 VOLT CMOS SyncBiFIFO-TM

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
16,384 x 36 x 2
32,768 x 36 x 2
65,536 x 36 x 2
IDT72V3682
IDT72V3692
IDT72V36102
FEATURES
Memory storage capacity:
IDT72V3682 – 16,384 x 36 x 2
IDT72V3692 – 32,768 x 36 x 2
IDT72V36102 – 65,536 x 36 x 2
Supports clock frequencies up to 100MHz
Fast access times of 6.5ns
Free-running CLKA and CLKB may be asynchronous or coincident
(simultaneous reading and writing of data on a single clock edge
is permitted)
Two independent clocked FIFOs buffering data in opposite direc-
tions
Mailbox bypass register for each FIFO
Programmable Almost-Full and Almost-Empty flags
Microprocessor Interface Control Logic
FFA/IRA, EFA/ORA, AEA,
and
AFA
flags synchronized by CLKA
FFB/IRB, EFB/ORB, AEB,
and
AFB
flags synchronized by CLKB
Select IDT Standard timing (using
EFA, EFB, FFA
and
FFB
flags
functions) or First Word Fall Through timing (using ORA, ORB, IRA
and IRB flag functions)
Available in space-saving 120-pin Thin Quad Flatpack (TQFP)
Pin compatible to the lower density parts, IDT72V3622/72V3632/
72V3642/72V3652/72V3662/72V3672
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
MBF1
CLKA
CSA
W/RA
ENA
MBA
Mail 1
Register
Input
Register
Output
Register
Port-A
Control
Logic
RST1
FIFO1,
Mail1
Reset
Logic
36
RAM
ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
36
Write
Pointer
Read
Pointer
EFB/ORB
AEB
FFA/IRA
AFA
FIFO 1
Status Flag
Logic
FS
0
FS
1
A
0
- A
35
16
Programmable Flag
Offset Registers
FIFO 2
Timing
Mode
FWFT
B
0
- B
35
EFA/ORA
AEA
Status Flag
Logic
Write
Pointer
36
FFB/IRB
AFB
36
Read
Pointer
RAM
ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
Mail 2
Register
Output
Register
FIFO2,
Mail2
Reset
Logic
RST2
Input
Register
Port-B
Control
Logic
CLKB
CSB
W/RB
ENB
MBB
4679 drw 01
MBF2
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©
2009
FEBRUARY 2009
1
DSC-4679/6
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.

IDT72V3682相似产品对比

IDT72V3682 IDT72V3692 IDT72V36102 IDT72V3682L10PF IDT72V36102L10PF IDT72V36102L15PF IDT72V3682L15PF IDT72V3692L15PF IDT72V3692L10PF
描述 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM
哪个牌子的单片机抗干扰能力比较好
一种情况是在工厂,另一种情况是在实验室里...
walkwk 单片机
PCB敷铜的“弊与利”
敷铜作为PCB设计的一个重要环节,不管是国产的青越锋PCB设计软件,还国外的一些Protel,PowerPCB都提供了智能敷铜功能,那么怎样才能敷好铜,我将自己一些想法与大家一起分享,希望能给同行带来 ......
yuandayuan6999 PCB设计
内存分配问题,马上结贴。。
在vxworks中,内存应该是按照下面分配的: vectors Exception Pointers reserverd ... ... Initial Stack test data bss wdb Memory pool system memory pool 从上到下地址递增的 ......
hosdap 嵌入式系统
汇总:lb8820265 DIY蓝牙体感手柄之旅(更新中)
@lb8820265 DIY蓝牙体感手柄之相关分享,仍在更新中 当BLE遇到MEMS——DIY蓝牙体感手柄(展示) 当BLE遇上MEMS——HID报告描述符介绍 当BLE遇上MEMS——H ......
nmg ST传感器与低功耗无线技术论坛
eVC++编译问题
各位大虾,小弟求教: WinCE操作系统定制完成以后,导出SDK后安装,尝试用eVC++4.0写了一个简单的helloworld程序,是MFC AppWizard(exe),编译,结果老是出现如下错误: c:\program f ......
cnnbxc 嵌入式系统
stm32与FPGA通信IO电平问题
我现在使用FSMC总线进行STM32和FPGA之间的通信,当STM32向FPGA写数据的时候,数据总线中的D0高电平在2V左右,但是当STM32从FPGA读数据的时候,D0高电平可以达到正常的3.3V左右,对于这种双向IO ......
Maxwell_CZH FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2785  2754  233  1875  980  57  56  5  38  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved