电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3692

产品描述3.3 VOLT CMOS SyncBiFIFO-TM
文件大小242KB,共29页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

IDT72V3692概述

3.3 VOLT CMOS SyncBiFIFO-TM

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
16,384 x 36 x 2
32,768 x 36 x 2
65,536 x 36 x 2
IDT72V3682
IDT72V3692
IDT72V36102
FEATURES
Memory storage capacity:
IDT72V3682 – 16,384 x 36 x 2
IDT72V3692 – 32,768 x 36 x 2
IDT72V36102 – 65,536 x 36 x 2
Supports clock frequencies up to 100MHz
Fast access times of 6.5ns
Free-running CLKA and CLKB may be asynchronous or coincident
(simultaneous reading and writing of data on a single clock edge
is permitted)
Two independent clocked FIFOs buffering data in opposite direc-
tions
Mailbox bypass register for each FIFO
Programmable Almost-Full and Almost-Empty flags
Microprocessor Interface Control Logic
FFA/IRA, EFA/ORA, AEA,
and
AFA
flags synchronized by CLKA
FFB/IRB, EFB/ORB, AEB,
and
AFB
flags synchronized by CLKB
Select IDT Standard timing (using
EFA, EFB, FFA
and
FFB
flags
functions) or First Word Fall Through timing (using ORA, ORB, IRA
and IRB flag functions)
Available in space-saving 120-pin Thin Quad Flatpack (TQFP)
Pin compatible to the lower density parts, IDT72V3622/72V3632/
72V3642/72V3652/72V3662/72V3672
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
MBF1
CLKA
CSA
W/RA
ENA
MBA
Mail 1
Register
Input
Register
Output
Register
Port-A
Control
Logic
RST1
FIFO1,
Mail1
Reset
Logic
36
RAM
ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
36
Write
Pointer
Read
Pointer
EFB/ORB
AEB
FFA/IRA
AFA
FIFO 1
Status Flag
Logic
FS
0
FS
1
A
0
- A
35
16
Programmable Flag
Offset Registers
FIFO 2
Timing
Mode
FWFT
B
0
- B
35
EFA/ORA
AEA
Status Flag
Logic
Write
Pointer
36
FFB/IRB
AFB
36
Read
Pointer
RAM
ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
Mail 2
Register
Output
Register
FIFO2,
Mail2
Reset
Logic
RST2
Input
Register
Port-B
Control
Logic
CLKB
CSB
W/RB
ENB
MBB
4679 drw 01
MBF2
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©
2009
FEBRUARY 2009
1
DSC-4679/6
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.

IDT72V3692相似产品对比

IDT72V3692 IDT72V36102 IDT72V3682 IDT72V3682L10PF IDT72V36102L10PF IDT72V36102L15PF IDT72V3682L15PF IDT72V3692L15PF IDT72V3692L10PF
描述 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM 3.3 VOLT CMOS SyncBiFIFO-TM
谁能来帮我解惑?快充跟远程控制是不能共存吗??
管管我今天正在为咱们新的拆解活动选品。(⊙o⊙)… 我想要选些带快充的智能排插这样子。。结果。。我在京东上刷了一片。。。一家家问过去,结论竟然是,没有!!!一个个店铺都非常遗憾的 ......
okhxyyo 电源技术
STM8L做FFT可行不?
请问香水板主,有没有人用STM8L做256点,16位整形的 FFT计算,大概要多长时间?...
thtgan stm32/stm8
大家来谈谈喜欢玩单片机还是ARM!~
我相信大家都是应该先玩完单片机以后开始玩ARM的吧!~我也是这样的,但是为什么突然觉得还是单片机好玩一些,我想了一下,是因为单片机简单?不是,是因为它价格低?我不做产品,所以无所谓呀, ......
wanghongyang 单片机
LPC2000应用笔记
免费资料,内容很齐全哦 本帖最后由 jxb01033016 于 2009-9-17 11:36 编辑 ]...
jxb01033016 嵌入式系统
基于柔性锁相环路的动态电压恢复器控制方案的研究
基于柔性锁相环路的动态电压恢复器控制方案的研究 摘要:动态电压恢复器(DVR)是一种新型电能质量调节装置,它能有效抑制电网电压波动对敏感负载的影响。介绍了应用于DVR的一种新型的锁相技术 ......
zbz0529 工业自动化与控制
谁来救救我的PWM程序啊!!
各位eeworldD的大侠们。小弟初学嵌入式。用s3c2410的定时器0产生PWM信号。但是当我结束应用程序后,驱动产生的PWM波还在。这是怎么回事啊?望各位大侠不吝赐教。 我的驱动程序如下: #include ......
wdaisni 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1245  2500  2120  2283  1196  26  51  43  46  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved