电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532MA000499DGR

产品描述Standard Clock Oscillators Dual Frequency XO, OE Pin 2
产品类别无源元件   
文件大小338KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

532MA000499DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532MA000499DGR - - 点击查看 点击购买

532MA000499DGR概述

Standard Clock Oscillators Dual Frequency XO, OE Pin 2

532MA000499DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(XO )
(10 M H
Z TO
1.4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
FS
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
(LVDS/LVPECL/CML)
FS
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
OE
2
5
NC
GND
3
4
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.31 4/16
Copyright © 2016 by Silicon Laboratories
Si532
【设计工具】十问赛灵思内置28Gbps收发器的Virtex-7 HT系列
赛灵思近日推出内置28Gbps收发器的Virtex-7 HT系列支持下一代100-400Gbps通信系统应用适用于行业最高带宽线路卡的全新FPGA, 可以提供多达16个28Gbps串行收发器,可支持主要的高速串行、光学和 ......
GONGHCU FPGA/CPLD
关于PCF8563T的一个程序,没调出来
本帖最后由 q891031520 于 2018-8-2 18:42 编辑 最近试着用PCF8563T这个芯片,用IIC通信,不过在尝试了几次后没有写进去数据,也没有读出来。但是一样的逻辑51就可以读写。 又找了网上某兄 ......
q891031520 微控制器 MCU
不是吧,发帖却被扣币!!
下午抱着拳拳激动的心情,在论坛发了个贴,一不小心被“扣了几个币”! “ 本版规则本版使用金钱发帖,每发一帖扣2枚芯币。 禁止重复发广告,违者删除ID。 本版块只限有技术含量的广告。 谢 ......
j.w 聊聊、笑笑、闹闹
基于FPGA控制的高速图像实时存储.pdf
基于FPGA控制的高速图像实时存储.pdf ...
zxopenljx FPGA/CPLD
我想问一下8线三态总线收发器在电路 中起什么用作用的
本帖最后由 sunboy25 于 2021-6-20 10:48 编辑 我想问一下像SN74LVCC3245A这样的8线三态总线收发器,在电路中有什么作用,我觉得除了降压和实现三态以外也没有什么用了吧? ...
sunboy25 模拟与混合信号
【BearPi-HM Nano,玩转鸿蒙“碰一碰”】-5-编译异常疑问①
本帖最后由 sun63312 于 2021-7-31 15:51 编辑 小熊派HarmonyOS编译疑问-1 我想基于D4_iot_tcp_sever这个例程,实现Webserver的功能。然后尝试移植一些代码进去,编译时报错找不到我需要 ......
sun63312 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1361  1335  474  2735  275  24  5  38  11  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved