电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V9389

产品描述64K X 16 DUAL-PORT SRAM, 20 ns, PQFP100
产品类别存储   
文件大小325KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V9389概述

64K X 16 DUAL-PORT SRAM, 20 ns, PQFP100

IDT70V9389规格参数

参数名称属性值
功能数量1
端子数量100
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
最大存取时间20 ns
加工封装描述TQFP-100
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, LOW PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度16
组织64K X 16
存储密度1.05E6 deg
操作模式SYNCHRONOUS
位数65536 words
位数64K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
64K x18/x16
SYNCHRONOUS PIPELINED
DUAL-PORT STATIC RAM
Features:
IDT70V9389/289L
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed clock to data access
– Commercial: 6/7.5/9/12ns (max.)
– Industrial: 9ns (max.)
Low-power operation
– IDT70V9389/289L
Active: 500mW (typ.)
Standby: 1.5mW (typ.)
Flow-Through or Pipelined output mode on either port via
the
FT/PIPE
pins
Counter enable and reset features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 3.5ns setup to clock and 0ns hold on all control, data, and
address inputs
– Data input, address, and control registers
– Fast 6.5ns clock to data out in the Pipelined output mode
– Self-timed write allows fast cycle time
– 10ns cycle time, 100MHz operation in Pipelined output mode
Separate upper-byte and lower-byte controls for
multiplexed bus and bus matching compatibility
LVTTL- compatible, single 3.3V (±0.3V) power supply
Industrial temperature range (–40°C to +85°C) is
available for selected speeds
Available in a 128-pin Thin Quad Flatpack (TQFP) and
100-pin Thin Quad Flatpack (TQFP)
Functional Block Diagram
R/
W
L
UB
L
CE
0L
R/
W
R
UB
R
CE
0R
CE
1L
LB
L
OE
L
1
0
0/1
1
0
0/1
CE
1R
LB
R
OE
R
FT
/PIPE
L
0/1
1b 0b
b a
1a 0a
0a 1a
a
0b 1b
b
0/1
FT
/PIPE
R
I/O
9L
-I/O
17L
(2)
I/O
Control
I/O
0L
-I/O
8L
(1)
I/O
Control
I/O
9R
-I/O
17R
(1)
I/O
0R
-I/O
8R
(1)
A
15L
A
0L
CLK
L
Counter/
Address
Reg.
MEMORY
ARRAY
Counter/
Address
Reg.
A
15R
A
0R
CLK
R
ADS
L
CNTEN
L
CNTRST
L
ADS
R
CNTEN
R
CNTRST
R
4856 drw 01
NOTE:
1. I/O
0X
- I/O
7X
for IDT70V9289.
2. I/O
8X
- I/O
15
X
for IDT70V9289.
APRIL 2003
1
©2003 Integrated Device Technology, Inc.
DSC-4856/3
AWR1642: 在现有mmWave SDK demo中增加I2C驱动支持
在一些特殊的使用场合,有需要使用AWR1642对PMIC的输出电压进行调节,或是读取PMIC 内部的工作状态,此时需要I2C接口对PMIC进行读写操作,本文介绍了在现有的mmWave SDK demo中集成I2C接口驱动 ......
Jacktang 微控制器 MCU
好书推荐---《单片机原理与仿真设计》
单片机原理与仿真设计 本书是一本面向高职高专电子类、机电类及计算机类等专业的教学而专门编写的书。在内容 编排上针对“高职高专”的教学特点,融“教、学、做”为一体,从基础着手, ......
tiankai001 下载中心专版
同一个程序,运行的时间不同,会不稳定?
同一个程序, 在wince开机后,用鼠标双击程序运行没问题。 但是如果让它在开机时自启动就会出现data abort,这是什么原因呢? "Launch49"="windows\\application.exe" "Depend49"=hex:1E,00 ......
zhang12 嵌入式系统
ST-linkclone(STM8部分),关于许可
最近分析了一下ST-Link的STM8部分的数据,14条命令以及参数和应答都已经分析出来了。 正好也有人愿意合作,做硬件部分,以前也用STM32做过MassStorage的应用,STM8的SWIM接口也基本都 ......
water0 stm32/stm8
一个程序,要不不能综合,要不不能仿真.
如果把shifter设置成wire就不可以综合,设置成reg仿真时候就Illegal output port connection module test0(clk, mr, data,out,shifter); input clk; input data; input mr; output ou ......
cl17726 FPGA/CPLD
TFT LCD的VCOM引脚
8寸TFT-LCD显示器,VCOM引脚何用,手册显示要3.65V电压,是直接供电就OK吗?...
wzp2007 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1880  994  1075  1206  302  38  21  22  25  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved