电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AB000026DG

产品描述Standard Clock Oscillators Quad Frequency XO, OE Pin 2
产品类别无源元件   
文件大小1MB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

534AB000026DG在线购买

供应商 器件名称 价格 最低购买 库存  
534AB000026DG - - 点击查看 点击购买

534AB000026DG概述

Standard Clock Oscillators Quad Frequency XO, OE Pin 2

534AB000026DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
FS[1]
7
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
8
FS[0]
4
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
OE
2
5
NC
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
GND
FS[0]
3
8
FS[0]
4
CLK
(CMOS)
OE
GND
Rev. 1.3 4/13
Copyright © 2013 by Silicon Laboratories
Si534
【晒样片】--第一次拿到免费样片
首次申请样片的时候会感觉有点麻烦,毕竟是新手,也不知道流程和怎么填。 先在TI网站注册一个账号(姑且叫做用户账号),邮箱可以是私人邮箱(这一点相对于美信来说就好多了,不用找老师要学校 ......
郑小气聋子 TI技术论坛
程序存贮器
片内程序存贮器空间:0000—0FFF片外程序存贮器空间:1000—FFFF 0000—FFFF 这些用的时候用什么来区分呢...
feiyun 51单片机
串口通信问题
问题说明:附件中有三个文件,一个是串口接收,一个是串口发送,另外一个是串口发送向串口接收发送数据,用的就是前面两个; 问题描述: 1、串口接收电路无法接收主机(串口调试 ......
seu_zc FPGA/CPLD
超宽带技术UWB知识大全
什么是超宽带技术UWB?UWB的主要技术特点是什么?与其它技术比较,UWB有什么不同? 一、UWB的概念 超宽带技术UWB(UltraWideband)是一种无线载波通信技术,即不采用正弦载波,而是利 ......
兰博 无线连接
去掉JLINK程序不运行【已解决】
自己做的LM3S9B92开发板,连着JLINK时程序正常运行,去掉JLINK就不运行了,求解释。。。注:没有使用JTAG防死锁,是因为这个原因么?【复位电路未正常复位,链接JLINK时由JLINK提供复位信号。修 ......
olympicjun 微控制器 MCU
说说备赛的电路准备的怎么样了?回帖送分
422663 到现在这个阶段,我想大家应该也都对备赛的模块进行了准备。有什么心得可以跟大家交流交流。没有准备好的同学,正好向有经验的人请教一下。 不管怎样,回帖就送5芯币 ......
高进 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 455  2868  558  895  2045  9  47  15  51  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved