电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL680-39

产品描述38-640MHz Low Phase Noise XO
文件大小296KB,共10页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PL680-39概述

38-640MHz Low Phase Noise XO

文档预览

下载PDF文档
(Preliminary)
PL680-37/38/39
38-640MHz Low Phase Noise XO
FEATURES
Less than 0.4ps RMS (12KHz-20MHz) phase
jitter for
all frequencies
.
Less than 25ps peak to peak jitter for all
frequencies.
Low phase noise output (@ 1MHz frequency
offset
-144dBc/Hz for 106.25MHz
-144dBc/Hz for 156.25MHz
-144dBc/Hz for 212.5MHz
-140dBc/Hz for 312.5MHz,
-131dBC/Hz for 622.08MHz
19MHz-40MHz crystal input.
38MHz-640MHz output.
Available in PECL, LVDS, or CMOS outputs.
Output Enable selector.
2.5V & 3.3V operation.
Available in 3x3 QFN or 16-pin TSSOP
packages.
PACKAGE PIN ASSIGNMENT
VDDANA
XIN
XOUT
SEL2^
OE_CTRL
DNC
GNDANA
LP
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GNDBUF
QBAR
VDDBUF
Q
GNDBUF
LM
PL680-3X
16-pin TSSOP
VDDANA
SEL0^
10
XOUT
SEL2^
OE_CTRL
DNC
12
13
14
15
16
1
11
SEL1^
9
XIN
8
7
6
GNDBUF
QBAR
VDDBUF
Q
DESCRIPTION
The PL680-3X is a monolithic low jitter and low
phase noise high performance clock, capable of
maintaining 0.4ps RMS phase jitter and CMOS,
LVDS or PECL outputs, covering a wide frequency
output range up to 640MHz. It allows high
performance and high frequency output, using a low
cost fundamental crystal of between 19-40MHz..
The frequency selector pads of PL680-3X enable
output frequencies of (2, 4, 8, or 16) * F
XIN
. The
PL680-3X is designed to address the demanding
requirements of high performance applications such
Fiber Channel, serial ATA, Ethernet, SAN, etc.
PL680-3X
2
3
4
5
GNDANA
3x3 QFN
Note1: QBAR is used for single ended CMOS output
.
Note2: ^ Denotes internal pull up resistor.
BLOCK DIAGRAM
VCO
Divider
Charge
Pump
+
Loop
Filter
Output
Divider
(1,2,4,8)
GNDBUF
LP
LM
XIN
XOUT
XTAL
OSC
Phase
Detector
VCO
(F
XiN
x16)
QBAR
Q
Performance Tuner
OE
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/28/05 Page 1
09年竞赛试题
本帖最后由 paulhyde 于 2014-9-15 09:09 编辑 swq ...
280237474 电子竞赛
MSP430 5438A的DMA 在块传输模式中为什么不能从内存直接到UCA0TXBUF,帮我看下程序...
#include #define uchar unsigned char #define uint unsigned int #define ulong unsigned long int#define CPU_F ((double)24000000UL) //XT2 --> 24MHZ #define Delay_us(x) __delay_cy ......
quancai 微控制器 MCU
LCD 048 的第八位 1+ 如何显示呢?
LCD 048 有八位的,但弄来弄去只能用它前面的七位显示数字,它的第八位就是弄不出来!! 究竟LCD048的第八位 1+ 如何显示呢? 请高手指点!...
forgetful 微控制器 MCU
请问ce高手,用精简版的frame work,怎么没有WndProc( )过程啊?我怎么接收窗口的消息?
请问ce高手,用精简版的frame work,怎么没有WndProc( )过程啊?我怎么接收窗口的消息?...
allkity 嵌入式系统
高速线上的那一抹阻焊缺失,引起的BGA虚焊
本帖最后由 yvonneGan 于 2020-11-10 17:18 编辑 这是一个奇妙的世界,每天都有很多精彩的故事上演。 林如烟最近很激动,总感觉有件大事要发生。 至于什么事情,她自己也说不清。 ......
yvonneGan PCB设计
最后三天!沁恒USB PD受电协议芯片CH224免费申请,还有好礼等着你
活动详情:【基于USB PD受电协议芯片CH224 DIY创意秀】 申请截至:2022年6月22日23:59 快捷申请入口: >>>>>>点此进行申请 本次申请请说明想要的芯片数量 ......
okhxyyo 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2305  383  148  1370  1927  47  8  3  28  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved