电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB529M000DGR

产品描述LVPECL Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB529M000DGR概述

LVPECL Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB529M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率529 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
周立功ARM培训精华(全套)
周立功ARM培训精华(全套),相关指令代码和实例,是学习ARM处理器的很好教程...
11dong330 ARM技术
你的职业装“穿帮”了吗?
对于职场女性来说,穿衣打扮不仅仅是爱美的天性使然,也是一项重要的投资,投资成功者可以“化腐朽为神奇”,把平价品乃至地摊货穿出大范儿,失败的投资则是“化神奇为腐朽”,一身高级定制 ......
ESD技术咨询 工作这点儿事
各位从哪里学的预定义uint、uchar啊?
我觉得这个预定义很奇怪,unsigned xxx 一共用不了几次,为啥要预定义uxxx?...
carlnerv 微控制器 MCU
信息化制造中的数控技术
本文从信息制造的角度 说明信息化制造过程中数控技术的发展以及STEP-NC数控加工模式的产生与特征 通过对STEP-NC中信息交互的分析 提出了一种基于STEP-NC 的数控信息加工模式...
frozenviolet 无线连接
IAR5.4和KEIL4的CM3工程模板
如果有兄弟要新建立工程时,是不是觉得建立工程这个过程挺麻烦的,呵呵,本人就广大群众考虑一下,建立了两个CM3的工程模板。 本人一直在使用,相当不错,所以拿出来和大家共享一下。。。 ......
shilaike 微控制器 MCU
长虹TEA2261彩电三无
打开机壳直观烧断R831,几经周折,查出故障元件为次级稳压取样电路N860,图标为S1854,线路板上焊为SE113。其损坏后通过光耦反馈给TEA2261的误差信息不正常,使开关电源+B降低,实测为90V左右。 ......
电烙铁6号 家电维修集锦

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 622  1376  1606  24  1214  38  47  44  30  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved