电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532AC000987DGR

产品描述Standard Clock Oscillators Dual Frequency XO, OE Pin 2
产品类别无源元件   
文件大小338KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

532AC000987DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532AC000987DGR - - 点击查看 点击购买

532AC000987DGR概述

Standard Clock Oscillators Dual Frequency XO, OE Pin 2

532AC000987DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(XO )
(10 M H
Z TO
1.4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
FS
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
(LVDS/LVPECL/CML)
FS
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
OE
2
5
NC
GND
3
4
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.31 4/16
Copyright © 2016 by Silicon Laboratories
Si532
大学毕业书籍便宜卖
本帖最后由 hjl240 于 2015-6-26 20:51 编辑 毕业了,整理了一下书籍,一律每本6元,不包邮。机不可失,时不再来。有想要可以在下面回复我。1. 模拟电子电路及技术基础(第二版)教 ......
hjl240 淘e淘
【年终总结】——不平凡的2016
本帖最后由 不足论 于 2016-12-25 17:18 编辑 由于最近比较忙,所以文章写得较晚。 275195今天12月25号,算算时间,毕业2年半了,这一年也是自己工程师生涯的一个分水岭,16年年初,开始计 ......
不足论 聊聊、笑笑、闹闹
FRDM-KW41Z相关资料链接
本帖最后由 freebsder 于 2017-3-29 13:26 编辑 KW41Z数据手册 KW41Z用户手册 FRDM-KW41Z用户手册 KinetisKW41Z Connectivity Software BluetoothDeveloper Studio Plug-In KW4关于BLE ......
freebsder NXP MCU
TI电源技巧:电流模式控制简化了对降压LED稳压器的补偿
通过较高的输入电压来调节LED中的电流,最有效的方法是使用一个同步降压稳压器。这可以通过一个集成场效应晶体管(FET),峰值电流模式控制器轻松实现。在峰值电流模式控制中,COMP电压(经 ......
qwqwqw2088 模拟与混合信号
关于Output Update Rate的问题
最近在用AD7716做数据采集,数据手册上说Output Update Rate最高2232Hz,这个芯片是4通道的,是说每秒有2232组数据(每组数据量:每通道4字节x4=16字节)输出吗,我用TI的969B根本采不过来呀...
逍遥书生 ADI 工业技术
手把手教你学CPLD/FPGA与单片机联合设计
作者从2009年1月起,在《电子世界》杂志上连载了《手把手教你学CPLD/FPGA设计》讲座。《手把手教你学CPLD/FPGA与单片机联合设计》以此为蓝本,另外增加了大量的篇幅与实验例子进行充实。此外, ......
arui1999 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1400  786  2796  1368  2919  7  12  50  46  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved