电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534FA000246DGR

产品描述Standard Clock Oscillators Quad Frequency XO, OE Pin 2
产品类别无源元件   
文件大小1MB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

534FA000246DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534FA000246DGR - - 点击查看 点击购买

534FA000246DGR概述

Standard Clock Oscillators Quad Frequency XO, OE Pin 2

534FA000246DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
FS[1]
7
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
8
FS[0]
4
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
OE
2
5
NC
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
GND
FS[0]
3
8
FS[0]
4
CLK
(CMOS)
OE
GND
Rev. 1.3 4/13
Copyright © 2013 by Silicon Laboratories
Si534
【T叔藏书阁】HT66F Flash MCU 原理与实务 汇编篇 彩色高清书签版
本帖最后由 tyw 于 2015-12-22 13:59 编辑 缺第一章简介及附录几个表格.哈哈,万宝全书缺只角. HT66F Flash MCU 原理与实务 汇编篇 718页 19.0M 彩色高清书签版 225574 225575 ......
tyw 下载中心专版
stm32f10x.h中的说明是不是有错
请看图片所示: 下载 (27.42 KB) 2010-11-23 00:45 ...
lushui9999 stm32/stm8
华为模拟技术讲义(上下册)
主要章节: 第1章常用晶体管原理简介 第2章运算放大器简介 第3章振荡器电路原理简介 第4章锁相环设计 第5章A/D、D/A转换器设计 第6章滤波器 第7章负反馈电路 第8章负反馈控制回路的稳 ......
maylove 模拟与混合信号
力科公司2010年高速串行数据测试技术巡回研讨会胜利召开
力科公司2010年高速串行数据测试技术巡回研讨会胜利召开...
安_然 测试/测量
一个老工程师的点滴足迹
就在我们每天由于忙碌而浅浅地工作、浅浅地生活之时,很珍惜能够有这么一位长者能让我们停下繁忙的脚步,慢慢沉淀下来,谈谈技术,谈谈生活。 链接:https://www.eeworld.com.cn/zhuanti/xi ......
soso 综合技术交流
Spartan6的Block RAM制作FIFO时钟问题
各位大侠们,这是我第一次在论坛发帖,我接触FPGA才一个月,感觉入门容易,往深里学好难啊,求助!!!在用FPGA(用的是Spartan6)中得Block RAM制作FIFO存储器时,FIFO的读写时钟周期是不是固定 ......
shenqizhiren FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2839  292  1533  1003  2329  7  8  57  51  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved