电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC743M000DG

产品描述LVDS Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC743M000DG概述

LVDS Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC743M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率743 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
定位DSP 非法中断
I use eZdsp F2812 to write a program that use CpuTimer0 interrupt. This interrupt consists of many call function. This program is store in external memory since is a very long cod ......
Jacktang 微控制器 MCU
ccs
想在寒假里学会ccs的用法 适当写程序 一个逆变器控制程序 用电压电流双闭环控制 有共同点的朋友联系 共同学习了哈...
wangjianbao666 DSP 与 ARM 处理器
看门狗大家一般在什么地方喂狗?
大家来讨论下看门狗喂狗的最佳地点: 我目前觉得可以放在主程序中,喂狗时关闭中断。不知大家觉得如何,这种方法是否存在漏洞?...
安_然 DSP 与 ARM 处理器
PS/2接口的速度是多少?
就是波特率,或者每秒可以传输多少位数字信号?它像RS232一样有专门规定么?比如波特率4800、9600。。。...
charon2 嵌入式系统
请问工程中没有用到的代码会被连接到.out文件吗
工程中需要使用UCGUI库,库中很多文件用不到,库说明中提到说如果编译器会把没有用到的代码也连接到.out的话需要手动精简代码我查了很久也没有找到相关的资料请问CCS编译的时候,工程文件中没有 ......
xuancqu DSP 与 ARM 处理器
AD7705输出更新率大于60hz,数据出错??
各位大侠,我的输入信号为悬臂梁的输出的差分信号(差分的信号有正也有负,故将AD7705设置成双极性)。问题是:当输出更新率设置成50hz或者60hz时,初始位置的数据为26000,当悬臂梁一侧有压力 ......
mk1201 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 584  426  495  639  2186  30  14  16  8  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved