电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535BB000175DG

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

535BB000175DG在线购买

供应商 器件名称 价格 最低购买 库存  
535BB000175DG - - 点击查看 点击购买

535BB000175DG概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

535BB000175DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
4x4键盘 for esp32(micropython)
论坛好冷清。。。。。。。。。。。。。。。 上传个4x4键盘库给大家玩玩吧。 连线: 键盘 esp32 行1 io19 行2 io18行3 io5行4 ......
youxinweizhi MicroPython开源版块
使用Driverwork开发过滤驱动,如何获取下层设备对象的指针
在直接用ddk开发过滤驱动时,可以通过设备扩展来获取下层设备对象的指针,使用Driverwork开发有什么好的方法呢?谢谢!...
freejames 嵌入式系统
创意!谁说烤红薯的没文化?
谁说烤红薯的没文化? 222161 ...
qwqwqw2088 创意市集
求助,波峰机数据导出!!!
各位大虾,小弟碰到了一个难题:“波峰机在生产过程中获取的数据怎样通过并口或串口导出到PC机中”,请大家帮帮我...
lifuguo 嵌入式系统
EEWORLD芯币竞价——图书三本
恭喜:congratulate: ltbytyn以3000芯币竞价成功《Raspberry Pi用户指南》圆通单号:5682294000 qq849682862 以1100芯币竞拍成功《电路》圆通单号:9408678789 zhaojun_xf以3000芯币竞价成功 ......
eric_wang 聊聊、笑笑、闹闹
f149比较器全攻3
//没有参考电压,直接比较P2CA0 P2CA1两个的大小 #include void main() { //关闭看门狗 WDTCTL=WDTPW+WDTHOLD; CACTL1=CAON; CACTL2=P2CA0+P2CA1+CAF; P4DIR|=BIT0;// ......
tcvsdonnnie 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 301  645  289  1947  2201  36  10  33  35  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved