电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CH28M3750DGR

产品描述VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-1417 MHz
产品类别无源元件   
文件大小327KB,共15页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

550CH28M3750DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550CH28M3750DGR - - 点击查看 点击购买

550CH28M3750DGR概述

VCXO Oscillators VCXO; Diff/SE; Single Freq; 10-1417 MHz

550CH28M3750DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1.4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
6
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.1 4/13
Copyright © 2013 by Silicon Laboratories
Si550
串行通信问题
要求单片机发送一个字节的数据给上位PC机,数据可以发送,但PC机接收到的数据有些不是我设的那个数据,例如发送21H,接收的数据有时为41H,有时为61H。 用的单片机是MC68HC908SR12C,内部总线频 ......
lingd 嵌入式系统
“clkval_calc = (WORD)((float)(S3C2440A_HCLK)/(2.0*5000000)+0.5)-1;”怎么解释?
在S3C2440A中的原版BSP(针对WinCE5.0的)在 “c:\WINCE500\PLATFORM\SMDK2440A\Src\Bootloader\Eboot\main.c”中的static void InitDisplay(void)函数中 有如下代码: clkval_calc = (WO ......
jerry_liu 嵌入式系统
关于evc应用程序运行的问题。
为什么我用evc开发的应用程序在standardsdk emulator中点击所生成的exe文件总是提示cannot find这个文件,确定路径是否正确。 请问一下我该怎么设置路径啊。我装的是evc4。0+sp4...
强化工业 嵌入式系统
我作为面试者,对被面试者的不解
由于业务的需求,我也面试过不少人。在问完基本情况后,我都会问一两个跟专业有关的问题。令我想不到的是,在那些应聘者中,有刚毕业的学生,但也有一两年工作经验的,但他们中的绝大多数都倒在 ......
向农 工作这点儿事
发几本电路的书!~
发几本电路的书,这样同学们DIY的时候就可以直接查阅了!~ 543735437454375543765437454374543745437454373 本帖最后由 wanghongyang 于 2010-10-7 20:00 编辑 ]...
wanghongyang DIY/开源硬件专区
gmake: *** CreatePipe() failed (e=161). stop
本人在用CCS4.2编译工程时,最后结果是gmake: *** CreatePipe() failed (e=161). stop,经过试验,删掉一个.c源文件就没有问题了,如果再加上去,即使源文件里什么内容都没有也不行,还是出错, ......
dsppanke DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2466  1016  2647  2330  121  45  55  47  48  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved