电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7015S20PFG8

产品描述Dual-Port SRAM, 8KX9, 20ns, CMOS, PQFP80, TQFP-80
产品类别存储   
文件大小186KB,共20页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

7015S20PFG8概述

Dual-Port SRAM, 8KX9, 20ns, CMOS, PQFP80, TQFP-80

7015S20PFG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明LQFP,
针数80
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间20 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
JESD-30 代码S-PQFP-G80
JESD-609代码e3
长度14 mm
内存密度73728 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度9
湿度敏感等级3
功能数量1
端子数量80
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX9
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
8K x 9 DUAL-PORT
STATIC RAM
Features:
IDT7015S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 12/15/17/20/25/35ns (max.)
– Industrial: 20ns (max.)
– Military: 20/25/35ns (max.)
Low-power operation
– IDT7015S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7015L
Active: 750mW (typ.)
Standby: 1mW (typ.)
IDT7015 easily expands data bus width to 18 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in ceramic 68-pin PGA, 68-pin PLCC, and an 80-
pin TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
8L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
Control
I/O
0R
-I/O
8R
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. In MASTER mode:
BUSY
is an output and is a push-pull driver
In SLAVE mode:
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull drivers.
M/S
2954 drw 01
SEM
R
(2)
INT
R
JANUARY 2002
1
©2002 Integrated Device Technology, Inc.
DSC 2954/6
FPGA经验经典谈:做逻辑的难点在于系统结构设计和仿真验证
看到论坛没有,感觉很经典,与大家共享一下: 刚去公司的时候BOSS就和我讲,做逻辑的难点不在于RTL级代码的设计,而在于系统结构设计和仿真验证方面。目前国内对可综合的设计强调的比较多 ......
精远FPGA FPGA/CPLD
LM3S9B96学习(一)-----学前资料
LM3S9B96学习(一)-----学前资料在开始正式学习LM3S9B96之前就先贴出自带的光盘资料(分了3个压缩包)!http://115.com/file/bewjjyrnhttp://115.com/file/c2zkkj9thttp://115.com/file/anjeed6m把 ......
jxndcl301 微控制器 MCU
基于无线供能技术的定点施药系统的设计
摘要: 本文采用无线能量传输技术解决消化道定点施药系统的控制与供能问题。讨论了无线能量传输装置的设计方法,包括发射线圈和接收线圈的设计,并进行了体外模拟试验。试验结果表明,无线能量传输 ......
吸铁石上 无线连接
LED显示屏重点要考虑的因素
LED显示屏的市场越来越大,越来越宽。LED显示屏厂家也越来越多,除了老牌的知名LED企业,也有不少的滥竽充数小厂家。虽然市场越来越广,但是竞争也越来越大。有良性的技术竞争,也有不良 ......
Jacktang 模拟与混合信号
哪位大神懂嵌入式
哪位大神懂嵌入式?给我指点指点呗...
hulebaji 嵌入式系统
求助电路板设计
有没有会设计电子电路的朋友或者会E-CAD的朋友帮忙看一下这个题目,该怎么设计,因为是第一次接触这种设计电路的东西,一点头绪都没有。或者哪位朋友能提供下现成的设计样例参考一下,感激不尽 ......
tony00000 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2506  2293  1037  1271  107  23  7  36  22  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved