电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB18M0000BG

产品描述LVPECL Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB18M0000BG概述

LVPECL Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB18M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率18 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
2012年TI杯E题激光枪自动射击装置253993448
2012年TI杯E题激光枪自动射击装置253993448 RTRTRTRTRTRTRTRTRTRT...
tianshiyiyi 微控制器 MCU
求一串口程序(C语言)
如何编程?当向串口发送任意的字符串时,PC机上显示相应的字符串。是任意的字符串哦! 与发送单个字符区别在哪里? 望解答,谢谢啦!...
@wangjian 51单片机
RTMP网络推流调试笔记
最近在做RTMP网络推流,遇到了一些问题,现在把这些问题记录一下; RTMP网络推流是基于RTMPDUMP来实现的,在刚调试的,把本地的音视频流做了简单的容器封装,推送到服务器 ......
37°男人 DSP 与 ARM 处理器
模拟电路设计经验集结
模拟电路设计经验集结...
linda_xia 模拟电子
晶体振荡器的原理与操作:第3部分——晶体振荡器–技术规范解读(1)
本帖最后由 dontium 于 2015-1-23 11:34 编辑 在本系列文章的上一部分里,我们具体探讨了晶体振荡器的工作情况。现在我们将讨论内容延伸到与晶体振荡器有关的各种参数及其对最终系统设计的影响 ......
sharley 模拟与混合信号
气象站玩起来并不轻松
最近公司忙一个项目,十再忙。。。 今天星期六晚上,想看下气象站。唉不看则矣,一看吓一跳。 有的看官会问你有什么好吓地,我告诉大家,这个气象站,没有现呈的软件,要靠自己编 先上 ......
ddllxxrr DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 479  612  1435  1844  2762  41  50  40  54  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved