电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

542MILF

产品描述Clock Drivers & Distribution CLOCK DIVIDER
产品类别逻辑    逻辑   
文件大小121KB,共6页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

542MILF在线购买

供应商 器件名称 价格 最低购买 库存  
542MILF - - 点击查看 点击购买

542MILF概述

Clock Drivers & Distribution CLOCK DIVIDER

542MILF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
制造商包装代码DCG8
Reach Compliance Codecompliant
ECCN代码EAR99
系列542
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
最大I(ol)0.025 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量8
实输出次数2
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup15 ns
传播延迟(tpd)15 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.5 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
CLOCK DIVIDER
Description
The ICS542 is cost effective way to produce a high-quality
clock output divided from a clock input. The chip accepts a
clock input up to 156 MHz at 3.3 V and produces a divide by
2, 4, 6, 8, 12, or 16 of the input clock. There are two outputs
on the chip, one being a low-skew divide by two of the other.
For instance, if an 100 MHz input clock is used, the ICS542
can produce low-skew 50 MHz and 25 MHz clocks, or low
skew 25 MHz and 12.5 MHz clocks. The chip has an
all-chip power-down mode that stops the outputs low, and
an OE pin that tri-states the outputs.
See the ICS541 and ICS543 for other clock dividers, and
the ICS501, 502, 511, 512, and 525 for clock multipliers.
ICS542
Features
8-pin SOIC package, Pb free
Available in RoHS compliant package
IDT’s lowest cost clock divider
Low skew (500 ps) outputs. One is /2 of the other
Easy to use with other generators and buffers
Input clock frequency up to 156 MHz
Output clock duty cycle of 45/55
Power-down turns off chip
Output Enable
Advanced, low-power CMOS process
Operating voltage of 3.3 V or 5 V
Does not degrade phase noise - no PLL
Available in industrial and commercial temperature
ranges
Block Diagram
VDD
CLK1
S1, S0
Divider
and
Selection
Circuitry
/2
CLK2
Input Clock
GND
OE (both outputs)
IDT™ / ICS™
CLOCK DIVIDER
1
ICS542
REV J 051310

542MILF相似产品对比

542MILF 542MLF
描述 Clock Drivers & Distribution CLOCK DIVIDER Clock Drivers & Distribution CLOCK DIVIDER
Brand Name Integrated Device Technology Integrated Device Technology
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
零件包装代码 SOIC SOIC
包装说明 SOP, SOP8,.25 SOP, SOP8,.25
针数 8 8
制造商包装代码 DCG8 DCG8
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
系列 542 542
输入调节 STANDARD STANDARD
JESD-30 代码 R-PDSO-G8 R-PDSO-G8
JESD-609代码 e3 e3
长度 4.9 mm 4.9 mm
逻辑集成电路类型 LOW SKEW CLOCK DRIVER LOW SKEW CLOCK DRIVER
最大I(ol) 0.025 A 0.025 A
湿度敏感等级 1 1
功能数量 1 1
端子数量 8 8
实输出次数 2 2
最高工作温度 85 °C 70 °C
输出特性 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP
封装等效代码 SOP8,.25 SOP8,.25
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 15 ns 15 ns
传播延迟(tpd) 15 ns 15 ns
认证状态 Not Qualified Not Qualified
Same Edge Skew-Max(tskwd) 0.5 ns 0.5 ns
座面最大高度 1.75 mm 1.75 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL COMMERCIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 1.27 mm 1.27 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 3.9 mm 3.9 mm
Base Number Matches 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 576  2672  2326  1079  14  20  3  41  14  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved