电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC11BQ-G

产品描述Logic Gates 3.3V TRIPLE 3-INPUT AND GATE
产品类别半导体    逻辑   
文件大小702KB,共14页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC11BQ-G在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC11BQ-G - - 点击查看 点击购买

74LVC11BQ-G概述

Logic Gates 3.3V TRIPLE 3-INPUT AND GATE

74LVC11BQ-G规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Logic Gates
RoHSDetails
产品
Product
Single-Function Gate
Logic FunctionAND
Logic FamilyLVC
Number of Gates3 Gate
Number of Input Lines3 Input
Number of Output Lines1 Output
High Level Output Current- 24 mA
Low Level Output Current24 mA
传播延迟时间
Propagation Delay Time
3.7 ns
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
1.2 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
DHVQFN-14
系列
Packaging
Cut Tape
系列
Packaging
Reel
FunctionAND
高度
Height
0.95 mm
长度
Length
3 mm
Quiescent Current100 nA
宽度
Width
2.5 mm
Logic Type3-Input AND
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
工厂包装数量
Factory Pack Quantity
3000

文档预览

下载PDF文档
74LVC11
Triple 3-input AND gate
Rev. 6 — 17 November 2011
Product data sheet
1. General description
The 74LVC11 provides three 3-input AND functions.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LVC11D
74LVC11DB
74LVC11PW
74LVC11BQ
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
3
0.85 mm

74LVC11BQ-G相似产品对比

74LVC11BQ-G 74LVC11D-T 74LVC11DB-T 74LVC11DB 74LVC11PW
描述 Logic Gates 3.3V TRIPLE 3-INPUT AND GATE Logic Gates 3.3V TRIPLE 3-INPUT AND GATE Logic Gates 3.3V TRIPLE 3-INPUT AND GATE Logic Gates 3.3V TRIPLE 3-INPUT AND GATE Logic Gates 3.3V TRIPLE 3-INPUT AND GATE
是否Rohs认证 - 符合 符合 符合 符合
厂商名称 - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 - SOIC SSOP SSOP TSSOP
包装说明 - 3.90 MM, PLASTIC, MS-012, SOT-108-1, SO-14 5.30 MM, PLASTIC, MO-150, SOT-337-1, SSOP-14 5.30 MM, PLASTIC, MO-150, SOT-337-1, SSOP-14 4.40 MM, PLASTIC, MO-153, SOT-402-1, TSSOP-14
针数 - 14 14 14 14
Reach Compliance Code - unknown unknown unknown unknown
系列 - LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 - R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 - e4 e4 e4 e4
长度 - 8.65 mm 6.2 mm 6.2 mm 5 mm
负载电容(CL) - 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 - AND GATE AND GATE AND GATE AND GATE
湿度敏感等级 - 1 1 1 1
功能数量 - 3 3 3 3
输入次数 - 3 3 3 3
端子数量 - 14 14 14 14
最高工作温度 - 85 °C 85 °C 85 °C 85 °C
最低工作温度 - -40 °C -40 °C -40 °C -40 °C
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - SOP SSOP SSOP TSSOP
封装形状 - RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) - 260 260 260 260
传播延迟(tpd) - 7 ns 7 ns 7 ns 7 ns
认证状态 - Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 - 1.75 mm 2 mm 2 mm 1.1 mm
最大供电电压 (Vsup) - 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) - 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) - 2.7 V 2.7 V 2.7 V 2.7 V
表面贴装 - YES YES YES YES
技术 - CMOS CMOS CMOS CMOS
温度等级 - INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 - NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子形式 - GULL WING GULL WING GULL WING GULL WING
端子节距 - 1.27 mm 0.65 mm 0.65 mm 0.65 mm
端子位置 - DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 - 30 30 30 30
宽度 - 3.9 mm 5.3 mm 5.3 mm 4.4 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2362  606  2489  338  1809  58  52  39  34  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved