电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC895M000DGR

产品描述LVDS Output Clock Oscillator, 895MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC895M000DGR概述

LVDS Output Clock Oscillator, 895MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC895M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率895 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C2000还没开始买,又来了Sitara AM355x,太给力了!
谢谢EEWorld各位的辛苦和TI的支持!...
wuyanyanke DSP 与 ARM 处理器
LDP #
本帖最后由 dontium 于 2015-1-23 13:38 编辑 请问高手: LDP #6 SPLK#80h,RAMYU 是直接寻址,它的偏移量在哪? ...
zhangbochao5 模拟与混合信号
请教版主STM32开漏输出IO的电压容许值
我在一个应用中,用STM32驱动MOS管,驱动端口配置为OD输出+10K上拉,请问上拉电阻的另一端最高电压为伏? 我之前测试8V时操作正常,现在用12V(LM2576没有定压的没有8V的)就不正常了,不 ......
山之鹰 stm32/stm8
谁有AD7731的C程序,能提供参考下吗?
用51单片机做数据采集,谁有AD7731的C程序,能提供参考下吗?我实在是没辙了,调试了很久了 我邮箱 279201105@qq.com 万分感谢...
dj0930 嵌入式系统
状态机的状态跳转问题
先说明一下常见的状态机写法:2段式:一个时序逻辑,一个组合逻辑(状态跳转和决定输出)。3段式:2个时序逻辑,一个组合逻辑控制状态跳转。最近在看到他人的代码的时候,对有些状态机的写法还 ......
eeleader FPGA/CPLD
51单片机能实现16位并行数据总线,16位地址总线吗
新手求助 51单片机能实现16位并行数据总线,16位地址总线吗 数据主要用于寄存器的配置,作为控制信号,速度要求不高...
xiaoyong 单片机

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2863  445  1734  462  1479  41  7  37  3  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved