电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V321L25TFG8

产品描述SRAM 2KX8 3.3V DP MSTR W/INT
产品类别存储    存储   
文件大小150KB,共16页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

71V321L25TFG8在线购买

供应商 器件名称 价格 最低购买 库存  
71V321L25TFG8 - - 点击查看 点击购买

71V321L25TFG8概述

SRAM 2KX8 3.3V DP MSTR W/INT

71V321L25TFG8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TQFP
包装说明QFP, QFP64,.47SQ,20
针数64
制造商包装代码PPG64
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys DescriptionTQFP 10MM X10MM X 1.4MM
最长访问时间25 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G64
JESD-609代码e3
内存密度16384 bit
内存集成电路类型MULTI-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量2
端子数量64
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP64,.47SQ,20
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
最大待机电流0.0015 A
最小待机电流2 V
最大压摆率0.1 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED 3.3V
2K X 8 DUAL-PORT
STATIC RAM WITH
INTERRUPTS
Features
IDT71V321S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
High-speed access
– Commercial & Industrial: 25/35/55ns (max.)
Low-power operation
– IDT71V321S
Active: 325mW (typ.)
Standby: 5mW (typ.)
– IDT71V321L
Active: 325mW (typ.)
Standby: 1mW (typ.)
Two
INT
flags for port-to-port communications
On-chip port arbitration logic (IDT71V321 only)
BUSY
output flag
Fully asynchronous operation from either port
Battery backup operation—2V data retention (L only)
TTL-compatible, single 3.3V power supply
Available in 52-pin PLCC, 64-pin TQFP and STQFP
packages
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
A
10R
A
0R
(1,2)
A
10L
A
0L
Address
Decoder
11
MEMORY
ARRAY
11
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
3026 drw 01
(2)
NOTES:
1. IDT71V321 (MASTER):
BUSY
is an output
2.
BUSY
and
INT
are totem-pole outputs.
JANUARY 2018
1
©2018 Integrated Device Technology, Inc.
DSC-3026/13

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2813  246  1710  2071  2756  57  5  35  42  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved