电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHP0705100PPM2.08M0.5%WTR0131E

产品描述Fixed Resistor, Metal Glaze/thick Film, 0.2W, 2080000ohm, 150V, 0.5% +/-Tol, -100,100ppm/Cel, 0805,
产品类别无源元件    电阻器   
文件大小152KB,共9页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

CHP0705100PPM2.08M0.5%WTR0131E概述

Fixed Resistor, Metal Glaze/thick Film, 0.2W, 2080000ohm, 150V, 0.5% +/-Tol, -100,100ppm/Cel, 0805,

CHP0705100PPM2.08M0.5%WTR0131E规格参数

参数名称属性值
是否Rohs认证符合
Objectid964193530
Reach Compliance Codecompliant
ECCN代码EAR99
构造Chip
JESD-609代码e4
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.5 mm
封装长度1.91 mm
封装形式SMT
封装宽度1.27 mm
包装方法TR
额定功率耗散 (P)0.2 W
参考标准MIL-R-55342D
电阻2080000 Ω
电阻器类型FIXED RESISTOR
系列CHP HYBRID
尺寸代码0805
技术METAL GLAZE/THICK FILM
温度系数100 ppm/°C
端子面层Gold (Au) - with Nickel (Ni) barrier
容差0.5%
工作电压150 V

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips (< 0.25 % at Pn at 70 °C during 1000 h)
Thick Film Technology
FEATURES
Vishay Sfernice thick film resistor chips are specially
designed to meet very stringent specifications in terms
of reliability, stability < 0.25 % at Pn at + 70 °C during
1000 h, homogeneity, reproducibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: Standard passivated version for
industrial, professional and military applications
HCHP: For high frequency applications
ESCC approved see CHPHR
SMD wraparound chip resistor
Halogen-free according to IEC 61249-2-21 definition
Compliant to RoHS directive 2002/95/0EC
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high operating conditions. They can withstand
thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Evaluated to ESCC 4001/026 (see CHPHR datasheet).
DIMENSIONS
in millimeters (inches)
A
D
D
C
D
A
D
C
E
E
B
A
B
VALUE
TOL.
VALUE
TOL.
1.27
0.152
0.60
0502
0.127 (0.005)
(0.050)
(0.006)
(0.024)
1.27
0.152
1.27
0.127 (0.005)
0505
(0.050)
(0.006)
(0.050)
1.52
0.152
0.85
0603
0.127 (0.005)
(0.060)
(0.006)
(0.033)
0705/
1.91
0.152
1.27
0.127 (0.005)
0805
(0.075)
(0.006)
(0.050)
2.54
0.152
1.27
0.127 (0.005)
1005
(0.100)
(0.006)
(0.050)
3.05
0.152
1.60
1206
0.127 (0.005)
(0.120)
(0.006)
(0.063)
3.81
0.152
1505
1.32 (0.052)
0.127 (0.005)
(0.150)
(0.006)
5.08
0.152
2.54 (0.100)
0.127 (0.005)
2010
(0.200)
(0.006)
2.54
0.152
5.08 (0.200)
0.127 (0.005)
1020
(0.100)
(0.006)
5.58
0.152
2208
1.91 (0.075)
0.127 (0.005)
(0.220)
(0.006)
6.35
0.152
3.06 (0.120)
0.127 (0.005)
2512
(0.250)
(0.006)
2.54
0.152
2.54 (0.100)
0.127 (0.005)
1010
(0.100)
(0.006)
* Pb containing terminations are not RoHS compliant, exemptions may apply
CASE
SIZE
www.vishay.com
54
C
VALUE
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5 (0.020)
0.5 (0.020)
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
VALUE
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
D/E
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
For technical questions, contact:
sfer@vishay.com
Document Number: 52023
Revision: 25-Aug-09
大神可以帮我看看吗?
不知道为何会一直有这个错,求大神支招 ...
磨人的豆包 FPGA/CPLD
芯片资料
各位好!目前我手上有个贴片元件,封装为SOT-23-5,元件表面丝印内容简单标注为A1,不知大伙可否遇到过类似元件,求该元件的技术资料,非常感谢! hgpwgp@yahoo.com.cn...
黄瓜皮 模拟电子
液晶黑屏
我用的液晶显示器平时显示是正确的 但是偶尔会在初始化之后黑屏了 这样就看不到屏上的信息了 请高手指点一下!! 谢谢...
mdjwmy 嵌入式系统
关于用QuartusII仿真的问题??????
今天遇到一个奇怪的问题:用QuartusII仿真的时候,波形图总是不会出现时钟,就只有电平而已,但是程序确定无误是设定了时钟类型的,仿真的时候也设定了,但就是仿真不了!到底是什么问题呢??...
eeleader FPGA/CPLD
电脑出现乱码怎么办
本帖最后由 xiaomaoge 于 2017-11-4 11:26 编辑 电脑出现乱码怎么办 ...
xiaomaoge 聊聊、笑笑、闹闹
FPGA/DSP设计的四种常用思想与技巧
本文讨论的四种常用FPGA/DSP设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得事 ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1872  2617  259  838  857  37  35  32  34  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved