电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140LA25L48GI

产品描述1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64
产品类别存储   
文件大小156KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7140LA25L48GI概述

1K X 8 DUAL-PORT SRAM, 100 ns, PQFP64

1K × 8 双端口静态随机存储器, 100 ns, PQFP64

IDT7140LA25L48GI规格参数

参数名称属性值
功能数量1
端子数量64
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间100 ns
加工封装描述14 × 14 MM, 1.40 MM HEIGHT, 绿色, TQFP-64
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, 低 PROFILE
表面贴装Yes
端子形式GULL WING
端子间距0.8000 mm
端子涂层MATTE 锡
端子位置
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
内存宽度8
组织1K × 8
存储密度8192 deg
操作模式ASYNCHRONOUS
位数1024 words
位数1K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
APRIL 2006
1
DSC-2689/13
©2006 Integrated Device Technology, Inc.
VCS中的coverage merge功能
使用VCS中的coverage工具产生位于不同的coverage database ,请问使用怎样的指令能够merge到一起...
eeleader FPGA/CPLD
飞猪四轴V1.0软硬件设计资料(飞控+遥控)
本帖最后由 chenzhufly 于 2016-2-18 23:29 编辑 本着开源的精神,放出飞猪四轴V1.0 硬件设计资料,同时还要像前辈们致敬,这个版本问题还是很多的,我还在苦逼的调试中,大家可以一起学 ......
chenzhufly DIY/开源硬件专区
lpc1114单片机proteus仿真出不来
程序正确,用Keil5编写的 ...
zhongjinan_0 NXP MCU
揭秘鸟巢防火衣
这次北京奥运会开幕式共设有57个烟花燃放阵地,燃放各类礼花弹总计43000余发;除此之外,奥运祥云主火炬也是个巨大的热源。由于奥运鸟巢主会场主体建筑结构系钢架组成,主办方必须在大量使用烟 ......
songbo 聊聊、笑笑、闹闹
编码器的问题
我用STM32F103VCT6写了一个编码器的程序,拉线编码器。 不准。比如,拉起来脉冲个数200,松开按说应该是0,起码0左右。 可是不是0,差得远。也就是说检测到的脉冲增加的值和减少的值 ......
chenbingjy stm32/stm8
FPGA黑金开发板核心板原理图.pdf
FPGA黑金开发板核心板原理图.pdf ...
zxopenljx FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2126  1328  2363  1468  2767  56  46  52  18  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved