电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB20M0000DGR

产品描述LVDS Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB20M0000DGR概述

LVDS Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB20M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率20 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
数字地和模拟地如何相接?
现在的主流做法是单点相接(或通过电感电容磁珠等),如图所示183143,但是我个人觉得,拿上图来说,如果数字地和模拟地已经完全没有重叠,且没有环路,就没必要进行单点相接,可以直接整块作为 ......
caijianfa55 PCB设计
wince文件保存
wince 下如何像windows下一样创建txt文件。并将它保存在flash中。...
gczywjk 嵌入式系统
stm32l011怎么仿真开发(神马工具?)
IAR760的Jlink不支持 stlink也不支持 怎么进行仿真调试? ...
topdreams stm32/stm8
STM8不能使用KEILC编译器吗?
难道你出一套IC,我就得学一种应用软件?就得为你的IC买一份单? KEIL C现在在中国应用已经很普遍了,为什么就不给用它来编译你们IC程序? 难道因为你们的商业同盟,就让应用者都阻拦在 ......
but_2000 stm32/stm8
【GD32F350 都市青年家庭安防卫士 】第三贴 人体感应模块设计
本帖最后由 传媒学子 于 2018-9-9 23:37 编辑 【GD32F350 都市青年家庭安防卫士 】第三贴 人体感应模块设计 static/image/hrline/4.gif 一、设计内容 本周学习GD32的GPIO输入, ......
传媒学子 GD32 MCU
#以拆会友#暴力拆解普源DP832电源
本帖最后由 wangjiafu1985 于 2015-8-21 20:04 编辑 暴力拆解普源DP832电源 免责声明:本贴发表之前经SOSO姐向普源提出授权,已经得到授权,允许发表。 今年四月份,因工作需要购 ......
wangjiafu1985 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1649  1027  1516  2901  2441  36  9  7  52  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved