电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB668M000DGR

产品描述LVDS Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB668M000DGR概述

LVDS Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB668M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率668 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
实时时钟
我用BT产生秒中断,在中断里处理时间可以吗?是不是会处理的太多,我的单片机主要在LPM3状态.我觉得中断里处理的东西应该尽量少,还有我有一个按键中断,我应该怎么处理,按键主要是显示日期之用.希望 ......
laopo163 微控制器 MCU
SPI接口程序
有没有人有YC2440板子WCE系统下的SPI接口程序啊?? 或者例程之类的,能不能给我一份啊??...
fan 嵌入式系统
金属是反射电磁波还是吸收电磁波
金属是反射电磁波还是吸收电磁波?不是太明白,希望大神们给予解答,谢谢! 如果是反射,请问反射的原理是什么,为什么收音机天线可以是金属的? 本帖最后由 secondlife110 于 2013-10-31 16 ......
secondlife110 无线连接
SPWM程序代码,可以控制逆变器或交流电机
如题,SPWM程序代码,可以控制逆变器或交流电机。 343304 343305 ...
Jacktang 微控制器 MCU
运算放大器的对信号放大的影响和运放的选型
由于运算放大器芯片型号众多,即使按照上述办法分类,种类也不少,细分就更多了,这对于初学者就难免犯晕。本节力求通过几个实际电路的分析,明确运算放大器的对信号放大的影响,最后总结如何选 ......
fish001 模拟与混合信号
软件方面的合作伙伴
我本人不是搞软件的,但我有一些创意(已申请专利)涉及软件的开发,主要是计算机接口及嵌入式系统的应用,现想找软件方面的合作伙伴共同创业,你可以兼职做,我在广东,大家相距不远是最好. 有意者 ......
mytzh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2685  271  1252  54  1063  39  31  47  35  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved