电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1410M00BG

产品描述LVPECL Output Clock Oscillator, 1410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1410M00BG概述

LVPECL Output Clock Oscillator, 1410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1410M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1410 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
防雷过压常见保护元件的特性及选型
防雷过压保护主要有以下下3种方法:1. 采用躲避的方法:正确的选择线路的路由、站址(设备安放点),有意识的尽量避开在理论上、经验上和实际上证实的雷击区或雷击点。2. 对雷电进行横截:这需 ......
langtuodianzi 综合技术交流
我们的板块应该怎么建设啊?欢迎大家提意见!
我做版主有一段时间了,也有些自己的想法和感悟了!下面就说说我自己的一些不成熟的想法!首先是对于那些自己什么都不做就把课程设计或者毕业设计的题目一贴然后就了事的我个人觉得至少需要删帖 ......
小小白 51单片机
美的 电磁炉电路与维修
M02-B2板开机后出现间断加热维修指引...
aimyself DIY/开源硬件专区
问个整形变量定义问题
71x_type.h中typedefunsignedshortu16;我定义数组u16con;数据为con;con;con;con;用int定义为intcon;数据为con;con;con;con;为什么呢?...
arlien stm32/stm8
TI的MSP432驱动修复记
前几天就收到TI寄来的MSP432,于是马上把CCS6更新了,然后把USB插上到板子上,出现了令人抓狂的情况,有2个驱动死活也装不上,手动指定到CCS6目录下的驱动安装包也不行。:Sad::Sad::Sa ......
强仔00001 微控制器 MCU
电源工作原理
电脑电源的重要性,现在已经充分为大多数用户所了解,但是,面对市场上众多电源弄虚作假的现象,我们是否能够一一识别呢?要检测一个电源的真实性能,最可靠的办法就是使用示波器和电子负载仪来 ......
lzcqust 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2897  1835  1655  2351  1067  5  8  25  48  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved