电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA593M000BG

产品描述LVPECL Output Clock Oscillator, 593MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA593M000BG概述

LVPECL Output Clock Oscillator, 593MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA593M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率593 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
HT单片机选型指南
HT46R/47R/48R/49R 系列OTP 单片机选型指南HT46R22 OTP 单片机特点• 工作电压• fSYS=4MHz 3.3~5.5V• fSYS=8MHz 4.5~5.5V• 19 位双向输入/输出口• 1 个 ......
rain 单片机
点阵模块闪动
1. 外部中断接受一帧数据, 接受完毕后进行新数据的LED点阵显示。(奇怪的是,数据更新显示正常,但现场调试时是不是有乱点出现)。 2. 定时器中断,这个是查询端口而已,更新正常, 但 ......
eugenew 嵌入式系统
移动便携电子产品电源板中的LDO选择方法
移动便携电子产品的供电电源板中,除了考虑电池如何进行电量管理外,控制芯片选择时往往需要考虑很多问题,今天我们就以电源板中低压差线性稳压器LDO的选择的几个比较常见的考虑问题,稍作 ......
qwqwqw2088 模拟与混合信号
放大电路输入端为什么可以是短路?
大家好,我第一次在这里发帖,希望能得到大家的指教。 ...
msl12 模拟电子
收到了ADI的魔方了,外观很精致很赞哦
不多说了,谢谢ADI,EEWorld和版主,上图了:185287 185288 185289 185290 想好了,准备春节回家在火车上玩。。。:pleased: ...
muxb ADI 工业技术
如何应对职场中的排挤现象?
  排挤这档子事儿其实在职场上很普遍,经常有大好青年满腔热情,自觉能有一番大作为,结果却发现冷箭四起,现实并不乐观。什么原因会导致自己被排挤?又有什么招数可以见招拆招避免出局? ......
ESD技术咨询 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1369  246  224  1882  2797  15  38  42  53  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved