电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2G00GT-G

产品描述Logic Gates 3.3V DUAL 2-INPUT NAND GATE
产品类别逻辑    逻辑   
文件大小247KB,共21页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC2G00GT-G在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC2G00GT-G - - 点击查看 点击购买

74LVC2G00GT-G概述

Logic Gates 3.3V DUAL 2-INPUT NAND GATE

74LVC2G00GT-G规格参数

参数名称属性值
Source Url Status Check Date2013-06-14 00:00:00
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SON
包装说明1 X 1.95 MM, 0.50 MM HEIGHT, PLASTIC, MO-252, SOT-833-1, SON-8
针数8
Reach Compliance Codeunknown
系列LVC/LCX/Z
JESD-30 代码R-PDSO-N8
JESD-609代码e3
长度1.95 mm
负载电容(CL)50 pF
逻辑集成电路类型NAND GATE
最大I(ol)0.024 A
湿度敏感等级1
功能数量2
输入次数2
端子数量8
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装等效代码SOLCC8,.04,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup5.4 ns
传播延迟(tpd)10.8 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度0.5 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC2G00
Rev. 15 — 3 July 2017
Dual 2-input NAND gate
Product data sheet
1
General description
The 74LVC2G00 provides a 2-input NAND gate function.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of
these devices as translators in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the
device when it is powered down.
2
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant outputs for interfacing with 5 V logic
High noise immunity
±24 mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C
3
Ordering information
Package
Temperature
range
Name
Description
Version
SOT505-2
SOT765-1
Table 1. Ordering information
Type number
74LVC2G00DP
74LVC2G00DC
-40 °C to +125 °C
-40 °C to +125 °C
TSSOP8 plastic thin shrink small outline package; 8 leads;
body width 3 mm; lead length 0.5 mm
VSSOP8 plastic very thin shrink small outline package; 8 leads;
body width 2.3 mm

74LVC2G00GT-G相似产品对比

74LVC2G00GT-G 74LVC2G00DP125 74LVC2G00GD125 74LVC2G00DC-G
描述 Logic Gates 3.3V DUAL 2-INPUT NAND GATE Logic Gates 3.3V DUAL 2-INPUT Logic Gates NAND Gate 2-Element 2-IN CMOS 8-Pin Logic Gates DUAL 2-INPUT NAND GATE

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 606  1361  1768  2440  355  30  57  14  48  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved