电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2G00GD125

产品描述Logic Gates NAND Gate 2-Element 2-IN CMOS 8-Pin
产品类别半导体    逻辑   
文件大小247KB,共21页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC2G00GD125在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC2G00GD125 - - 点击查看 点击购买

74LVC2G00GD125概述

Logic Gates NAND Gate 2-Element 2-IN CMOS 8-Pin

74LVC2G00GD125规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Logic Gates
RoHSDetails
Logic FamilyLVC
Number of Gates2 Gate
Number of Input Lines2 Input
Number of Output Lines1 Output
High Level Output Current- 32 mA
Low Level Output Current32 mA
传播延迟时间
Propagation Delay Time
3 ns
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
1.65 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
XSON8U
系列
Packaging
Cut Tape
系列
Packaging
MouseReel
系列
Packaging
Reel
FunctionNAND
高度
Height
0.45 mm
长度
Length
2.1 mm
Quiescent Current100 nA
宽度
Width
3.1 mm
Logic TypeCMOS
NumOfPackaging3
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V, 5 V
工厂包装数量
Factory Pack Quantity
3000

文档预览

下载PDF文档
74LVC2G00
Rev. 15 — 3 July 2017
Dual 2-input NAND gate
Product data sheet
1
General description
The 74LVC2G00 provides a 2-input NAND gate function.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of
these devices as translators in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the
device when it is powered down.
2
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant outputs for interfacing with 5 V logic
High noise immunity
±24 mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C
3
Ordering information
Package
Temperature
range
Name
Description
Version
SOT505-2
SOT765-1
Table 1. Ordering information
Type number
74LVC2G00DP
74LVC2G00DC
-40 °C to +125 °C
-40 °C to +125 °C
TSSOP8 plastic thin shrink small outline package; 8 leads;
body width 3 mm; lead length 0.5 mm
VSSOP8 plastic very thin shrink small outline package; 8 leads;
body width 2.3 mm

74LVC2G00GD125相似产品对比

74LVC2G00GD125 74LVC2G00DP125 74LVC2G00GT-G 74LVC2G00DC-G
描述 Logic Gates NAND Gate 2-Element 2-IN CMOS 8-Pin Logic Gates 3.3V DUAL 2-INPUT Logic Gates 3.3V DUAL 2-INPUT NAND GATE Logic Gates DUAL 2-INPUT NAND GATE
基于 TI Stellaris 的 μCOS-Ⅱ 例程集下载
基于 TI Stellaris 的 μCOS-Ⅱ 例程集下载,从 micrium 官网下载,供大家下载学习。 72038 72039 72040 72041 72042 本帖最后由 Study_Stellaris 于 2011-9-9 23:37 ......
Study_Stellaris 微控制器 MCU
2颗肖特基并联的温度比只用一颗的温度才低5度
2颗肖特基并联的温度为何会比只用一颗的温度才低5°? 且这两颗肖特基型号规格一样,工作频率43K左右。 eeworldpostqq...
chilezhima 电源技术
为什么PB5.0生成SDK失败
我在PB系统定制时发现SDK生成失败,在经过查资料和多次努力之后仍然无效果,请高手指点一下: OS定制结束后,Sysgen成功, 在PB上可以正常使用。 现在需要生成SDK供eVC4使用,发现如下错误 ......
ljb409 嵌入式系统
LED技术参数供大家使用
1.室内屏系列 室内屏面积一般在十几平米以下,点密度较高,在非阳光直射或灯光照明环境使用,观看距离在几米以外,屏体不具备密封防水能力。根据控制方式和显示颜色,又可分为以下几种:● 室内 ......
探路者 LED专区
NEC芯片PDF
本帖最后由 paulhyde 于 2014-9-15 09:38 编辑 这是那个芯片的PDF ...
野男孩 电子竞赛
TI语音接口技术入局智能音箱
语音接口是什么? 语音识别技术自20世纪50年代起开始出现在我们身边。那时贝尔实验室的工程师创建了一款可以识别单个数字的系统。然而,语音识别只是完整语音接口技术的一部分。语音 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 786  1703  529  1062  1615  35  17  52  2  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved