电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3539MS133BC8

产品描述SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM
产品类别存储    存储   
文件大小325KB,共27页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

70T3539MS133BC8在线购买

供应商 器件名称 价格 最低购买 库存  
70T3539MS133BC8 - - 点击查看 点击购买

70T3539MS133BC8概述

SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM

70T3539MS133BC8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明LBGA, BGA256,16X16,40
针数256
制造商包装代码BC256
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Samacsys DescriptionCHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM
最长访问时间15 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
内存密度18874368 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度36
湿度敏感等级3
功能数量1
端口数量2
端子数量256
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.02 A
最小待机电流2.4 V
最大压摆率0.74 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
Features:
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
HIGH-SPEED 2.5V
IDT70T3539M
512K x 36
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Includes JTAG functionality
Industrial temperature range (-40°C to +85°C) is
available at 133MHz
Available in a 256-pin Ball Grid Array (BGA)
Green parts available, see ordering information
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.6ns (166MHz)/4.2ns (133MHz)(max.)
– Industrial: 4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Interrupt and Collision Detection Flags
Full synchronous operation on both ports
– 6ns cycle time, 166MHz operation (12Gbps bandwidth)
– Fast 3.6ns clock to data out
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 166MHz
BE
3L
BE
2L
BE
1L
BE
0L
Functional Block Diagram
BE
3R
BE
2R
BE
1R
BE
0R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
0c 1c
c
0d 1d
d
1d 0d
d
1c 0c
c
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
R/W
R
CE
0L
CE
1L
1
0
1/0
B B
WW
0 1
L L
B B B
WWW
2 3 3
L L R
B
W
2
R
B B
WW
1 0
R R
1
0
1/0
CE
0R
CE
1R
OE
L
OE
R
Dout0-8_L
Dout9-17_L
Dout18-26_L
Dout27-35_L
Dout0-8_R
Dout9-17_R
Dout18-26_R
Dout27-35_R
1d 0d 1c 0c 1b 0b 1a 0a
0a 1a 0b 1b 0c 1c 0d 1d
0/1
,
FT/PIPE
R
FT/PIPE
L
0/1
a bc d
dcba
512K x 36
MEMORY
ARRAY
I/O
0L
- I/O
35L
Din_L
Din_R
I/O
0R
- I/O
35R
CLK
L
A
18L
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
18R
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1 L
R/
W
L
INTERRUPT
COLLISION
DETECTION
LOGIC
CE
0 R
CE1R
R/
W
R
JTAG
TDO
COL
R
INT
R
COL
L
INT
L
ZZ
L
(1)
ZZ
CONTROL
LOGIC
ZZ
R
(1)
5678 drw 01
NOTE:
1. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and OPTx and
the sleep mode pins themselves (ZZx) are not affected during sleep mode.
FEBRUARY
2018
DSC 5678/9
1
©2018 Integrated Device Technology, Inc.

70T3539MS133BC8相似产品对比

70T3539MS133BC8 70T3539MS133BCI8 70T3539MS133BCI 70T3539MS166BC
描述 SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM SRAM 512K X 36 STD-PWR 2.5V DUAL PORT RAM
Brand Name Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology
是否无铅 含铅 含铅 含铅 含铅
是否Rohs认证 不符合 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 CABGA CABGA CABGA CABGA
包装说明 LBGA, BGA256,16X16,40 LBGA, BGA256,16X16,40 LBGA, BGA256,16X16,40 LBGA, BGA256,16X16,40
针数 256 256 256 256
制造商包装代码 BC256 BC256 BC256 BC256
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant
ECCN代码 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A 3A991.B.2.A
Samacsys Description CHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM CHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM CHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM CHIP ARRAY BGA 17.0 X 1.7.0 MM X 1.0 MM
最长访问时间 15 ns 15 ns 15 ns 12 ns
其他特性 FLOW-THROUGH OR PIPELINED ARCHITECTURE FLOW-THROUGH OR PIPELINED ARCHITECTURE FLOW-THROUGH OR PIPELINED ARCHITECTURE FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK) 133 MHz 133 MHz 133 MHz 166 MHz
I/O 类型 COMMON COMMON COMMON COMMON
JESD-30 代码 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256 S-PBGA-B256
JESD-609代码 e0 e0 e0 e0
长度 17 mm 17 mm 17 mm 17 mm
内存密度 18874368 bit 18874368 bit 18874368 bit 18874368 bit
内存集成电路类型 DUAL-PORT SRAM DUAL-PORT SRAM DUAL-PORT SRAM DUAL-PORT SRAM
内存宽度 36 36 36 36
湿度敏感等级 3 3 3 3
功能数量 1 1 1 1
端口数量 2 2 2 2
端子数量 256 256 256 256
字数 524288 words 524288 words 524288 words 524288 words
字数代码 512000 512000 512000 512000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C 85 °C 85 °C 70 °C
组织 512KX36 512KX36 512KX36 512KX36
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LBGA LBGA LBGA LBGA
封装等效代码 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40 BGA256,16X16,40
封装形状 SQUARE SQUARE SQUARE SQUARE
封装形式 GRID ARRAY, LOW PROFILE GRID ARRAY, LOW PROFILE GRID ARRAY, LOW PROFILE GRID ARRAY, LOW PROFILE
并行/串行 PARALLEL PARALLEL PARALLEL PARALLEL
峰值回流温度(摄氏度) 225 225 225 225
电源 2.5,2.5/3.3 V 2.5,2.5/3.3 V 2.5,2.5/3.3 V 2.5,2.5/3.3 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.5 mm 1.5 mm 1.7 mm 1.7 mm
最大待机电流 0.02 A 0.025 A 0.025 A 0.02 A
最小待机电流 2.4 V 2.4 V 2.4 V 2.4 V
最大压摆率 0.74 mA 0.9 mA 0.9 mA 0.9 mA
最大供电电压 (Vsup) 2.6 V 2.6 V 2.6 V 2.6 V
最小供电电压 (Vsup) 2.4 V 2.4 V 2.4 V 2.4 V
标称供电电压 (Vsup) 2.5 V 2.5 V 2.5 V 2.5 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL INDUSTRIAL INDUSTRIAL COMMERCIAL
端子面层 Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37)
端子形式 BALL BALL BALL BALL
端子节距 1 mm 1 mm 1 mm 1 mm
端子位置 BOTTOM BOTTOM BOTTOM BOTTOM
处于峰值回流温度下的最长时间 20 20 20 20
宽度 17 mm 17 mm 17 mm 17 mm
Base Number Matches 1 1 1 1
请问大家有没有用过国产的DAC芯片
之前产品的电路里面用了一个ADI的DAC芯片,型号是AD5601,ADI5601的SPI连接MCU芯片,电压输出连接温补晶振达到调钟的作用; 现在产品要做国产化,要找的国产的DAC芯片,请问大家有没有用过类 ......
Alex1126 国产芯片交流
北京中科信软急招高速嵌入式硬件设计兼职讲师
周期短,可周末,如您想挣点外块,积累资源,充实生活,请联系我,要求有实际项目经历,两年以上项目经历,表达能力较好,有意者请联系QQ:2294693830,邮件shixiuhong@info-soft.cn。 北京中 ......
TJW891207 求职招聘
在线等待
画图说明下列语句的分配的存储空间及初始化的数值 byte_var db 3 dup(-1,?,3(dup(4)),谢谢,在线等待...
hk2001 嵌入式系统
基于MSP430G2211实现的风速测试仪
223147 第一章 概述.. 11.1基本情况介绍.. 11.2总体设计方案介绍.. 11.2.1硬件设计方案介绍.. 11.2.2软件设计方案.. 2第二章 硬件系统的设计 32.1 MSP430G2系列LaunchPad开发板组成及硬件资 ......
error_echo 微控制器 MCU
学习了!
本帖最后由 paulhyde 于 2014-9-15 09:53 编辑 分析的真好,学习了! ...
hywanghome 电子竞赛
电路中的一些问题
可以看看...
jbjhl504 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 764  2780  451  927  1579  23  33  5  44  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved