电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC1370M00DGR

产品描述LVPECL Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC1370M00DGR概述

LVPECL Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC1370M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1370 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于富士通9B506LCD屏驱动和GPIO的笔记心得
首先要驱动屏就需要了解最基本的IO寄存器配置现在我来介绍一些基本的GPIO操作需要配置的寄存器:ADE/SPSR寄存器决定了输入引脚的特性,比如ADE/SPSR=0时输入的值为IO引脚读取的值,ADE/SPSR=1输 ......
wateras1 DIY/开源硬件专区
拉力机行业在信息化高速发展的今天将怎样发展
  1.拉力机行业进入网络化时代   在计算机和互联网的急速发展到整个世界的时候,拉力机行业的也开始向网络化突进,比如:拉力机自动化,多台仪器联网,维多媒体,虚拟的仪器仪表等等。结合 ......
yanglingme 工业自动化与控制
EEWORLD大学堂----EEPROM扩展试验
EEPROM扩展试验:https://training.eeworld.com.cn/course/378...
zhangjianee 嵌入式系统
WINCE定制万能播放器
我从网上下载了一个万能播放器,把它放到WINCE上可以执行 但是我想将它捆绑在WINCE中,并在桌面上显示快揵方式,请问我应该如何弄呀...
惆怅南楼 嵌入式系统
模拟电路大学课件
小弟冒死将老师的课件分给大家,课件分章节,大家按需下载....
tcmx 模拟电子
HFSS波端口和集总端口
616542 摘要: HFSS的波端口和集总端口均需要定义在模型的2D平面上,但是不同模型在设计激励时,究竟选用什么激励端口?两种端口在具体设置上的操作步骤有哪些? ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2056  1388  1006  1259  1309  13  23  55  39  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved