电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC405M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC405M000DGR概述

CMOS/TTL Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC405M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
准备全国赛刚学FPGA时写的一个频率测试仪
是用VHDL写的。...
黑衣人 单片机
f5529中imageDraw 中的image[]是包含什么
本帖最后由 hi_dd 于 2015-12-1 19:53 编辑 如我主题 ...
hi_dd 微控制器 MCU
同行的你,每周双休吗?
每周六早上骑着电动车,看看马路上空荡荡的,想想人家都在睡大觉,我却早早地冒着寒冬去上班,想想心里挺不是滋味的,拿自己的青春去赚钱。 身为同行的我们,我想听听大家的想法,了解你们的休 ......
眼大5子 工作这点儿事
求助有关破解串行通信协议的书籍和密钥密码的书籍
我是一个学原子物理的在读硕士,论文必须去做通过串口去破解嵌入式系统的通信协议,还要破解系统的密钥密码!感觉作为门外汉太难了。 但是再难也要做下去,求助有关破解串行通信协 ......
fanfangzhang 嵌入式系统
smt的缺陷和对策
1 桥 联 引线线之间出现搭接的常见原因是端接头(或焊盘或导线)之间的间隔不够大。再流焊时,搭接可能由于焊膏厚度过大或合金含量过多引起的。另一个原因是焊膏塌落或焊膏黏度太小。波峰焊时, ......
feifei PCB设计
为什么PLL输入频率选择中有一项4M-6M,不应该是一个确定的值吗,为什么是一个2M的区间
为什么PLL输入频率选择中有一项4M-6M,不应该是一个确定的值吗,为什么是一个2M的区间?还是这个PLL的频率源是什么?是MCU中的RCH之类或外接晶振来提供? 603997 ...
深圳小花 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1708  1002  2386  1886  1062  8  15  33  1  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved