电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA841M000DGR

产品描述LVDS Output Clock Oscillator, 841MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA841M000DGR概述

LVDS Output Clock Oscillator, 841MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA841M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率841 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
硬件开发基础
网上找到的一些资料,和大家分享下 ...
muke121 PCB设计
红外管接接收问题
现在在做一个项目遇到一点问题,求助论坛大佬,红外接收的问题,项目本来是用3脚的红外接收头,电路功能已经实现,效果也挺好,现在客户要求用红外接收二极管来做,我测试的实际情况是,红外接 ......
jiahz2018 模拟电子
串口通信WriteFile总是返回错误代码6?
大家好! 本人初学者,碰到个问题,想向各位请教... 串口通信WriteFile总是返回错误代码6... 之前我已经在网上查了很多东西了.还是未能找到解决办法... ......
2512a2512 嵌入式系统
今天买到了TPS62200,马上进行设计
今天买到了TPS62200,这款芯片可以代替5V至3.3V转换时的LDO,因为它使用的是同步降压型DC/DC,所以效率很高。 马上打开了TI的WEBENCH, 输入相应参数: 113556 后, 就出了如下设计参 ......
dontium 模拟与混合信号
图中电阻的作用是什么
这是一个用两个继电器控制直流电机正反转的电路图,请问图中5W 1欧姆的水泥电阻的作用是什么 如何选取。 ...
qrnuyangfu 模拟电子
桥堆的IFSM & I2T 到底是什么关系?如何理解啊?
请问各位大神, 最近对桥堆这两个概念有点晕晕,请大家看下我的理解对不对,不对请补充,非常感谢。 IFSM= 正向浪涌 一般都是以脉宽8.3ms正弦波峰值。 I2T= 电路中的保险丝电流融断值 , ......
benny512 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1922  29  1967  338  2084  13  15  5  37  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved