电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC184M000DG

产品描述LVDS Output Clock Oscillator, 184MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC184M000DG概述

LVDS Output Clock Oscillator, 184MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC184M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率184 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+12V转5V电源设计
系统使用12V可充电铅酸电池供电,有5V供电的IC。设计步骤如下: 1、打开WEBENCH,选择单电源设计 168731 2、输入参数,进行设计,显示推荐的方案,选择最高效的方案 168732 3、选择LM3485这 ......
armcu 模拟与混合信号
最全面专业的电容器剖析文章【转】
你知道显卡为什么会花屏吗? 没错,你肯定听说过"主板爆浆",或者你还在对商家唾沫横飞的"专业分析"深信不疑?但您知道"爆浆"为什么会发生,而爆浆产生的环境、条件、原理又是如何? 你可 ......
西点 能源基础设施
EEWORLD大学堂----MSP430学习套件九大实验详解
MSP430学习套件九大实验详解:https://training.eeworld.com.cn/course/371...
zhangjianee 嵌入式系统
求助啊~~请问收发器MT8880怎么和电话线连起来啊?
请问哪位好心人能告诉我MT8880怎么和电话线连起来啊。。我想做一个控制器来解码DTMF信号。。。...
ljy771219 嵌入式系统
How to calculate real RMS of voltage ?
How to calculate real RMS of voltage ?...
czf0408 LED专区
5V 300mA电池充电电路学习
638386383963840 第一张图是全图,第二张图是左边部分的图,第三张图是右边部分的图 请问: 1.A点B点的电压各位多少? 2.紫色方框内的三极管,二极管,电容,电阻各起什么作用?实现的 ......
whwshiyuan1984 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 74  253  1633  1324  2259  50  7  42  24  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved