电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB897M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB897M000DGR概述

CMOS/TTL Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB897M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率897 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ATX-100系列线束测试仪揭秘!(Demo演示+特点全解)
ATX-100系列线束测试仪大揭秘!(Demo演示+特点全解) ...
aigtekatdz 测试/测量
求教-wince4.2 2440的板子,串口接收数据容易丢失!
最近在板子上调试发现,当波特率为115200的时候,系统接收外部数据,在数据量比较大的时候,很容易丢失! 从第一个丢失数据开始,后面就越来越严重! 设置成9600的时候,还没有出现问题! ......
qijiguo99 嵌入式系统
谁能给个汽车主驾驶门玻璃升降开关组的控制电路
谁能给个汽车主驾驶门玻璃升降开关组的控制电路,此开关和门模块LIN通讯,另发现没有来自门电脑的LIN信号时,此开关的主芯片就不工作了,有没有方法给他一个信号让它处于待命状态,我好测量各个 ......
造个时光机器 汽车电子
请大家推荐一款学习STM32 的初级视频
请大家推荐一款学习STM32 的初级视频,或者李想老师视频的代码。。急需,谢谢...
hui4341 stm32/stm8
诚心请教关于截取RETAILMSG输向串口的调试信息
我想截取RETAMALMSG输向串口的调试信息,将其保存在一个文件中,然后再在自己定义的一个界面上显示出来。有点类似DEBUGVIEW的功能。只是让数据不是只输出在串口了。 在程序中开一个线 ......
KESKY 嵌入式系统
ucgui的存储功能打开之后,黑屏
我安装网上大神的方法,在GUI_WINSUPPORT,GUI_SUPPORT_MEMDEV都为0的情况之下,液晶屏可以正常显示,一旦他们中任何一个为1,程序烧进去之后,液晶屏就是黑的,没有进行初始化,这是什么情况啊 ......
denniky 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 369  1126  955  1108  801  32  37  42  30  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved