电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA455M000DGR

产品描述LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA455M000DGR概述

LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA455M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率455 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ucgui中 edit控件显示的数字中前面的零有没有办法消除
在用edit控件实时显示数据时,发现数字前面总是有零没办法去掉,就像下面这样 262188有没有什么办法能把12前面的零都给去掉吗?? ...
哥从不解释 实时操作系统RTOS
大家进我的编程与硬件交流群呀72651142
大家进我的编程与硬件交流群呀72651142...
tang_lixin 嵌入式系统
vxworks会自动生成默认路由吗
vxworks启动之后,routeshow路由表项,发现已经有了一个路由表项,该表项的网关是机器自己BIOS的IP,我想问一下,这是vxworks自动生成的呢,还是因为我系统中装了什么软件添加了这个路由表项, ......
qsyx 实时操作系统RTOS
换书的说
不知道多少芯币能从大虾手里换一本夏宇闻老师的Verilog的书呢?...
shelion FPGA/CPLD
兆易创新GD系列系统方案评估
今年的“缺芯风波”愈演愈烈,ST芯片动辄10倍,20倍涨价,笔者所在的公司也有点扛不住了,开始选择国产替代芯片。目前选择了两家,华大半导体和兆易创新两家芯片。封装都是TSSOP20, ......
火辣西米秀 国产芯片交流
光耦导通后,4脚没有输出
上个贴看不见图片,重发一遍。。。 用单片机引脚控制光耦导通,但是光耦导通后,4引脚始终无输出,百度说是后级电路有问题,但是后级电路是照着光耦规格说明书上画的啊,实在不知道是哪 ......
wll711 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 994  529  1601  298  707  2  57  10  45  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved