电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB1016M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1016MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB1016M00DG概述

CMOS/TTL Output Clock Oscillator, 1016MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB1016M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1016 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
09年全国电子设计大赛题目下载网站
为保证届时题目下载顺利进行,全国竞赛组委会秘书处定于2009年7月16日(周四)上午8:30开始,在上述八个网站上载竞赛模拟题目(2007年竞赛题)进行下载模拟测试,测试1小时。 1. 全国竞赛组委会 ......
竹游子 电子竞赛
压力表的选择、校验和安装
正确地选择、校验和安装是保证压力表在生产过程中发挥应有作用的重要环节。 一、压力表的选择 压力表的选用应根据使用要求,针对具体情况作具体分析。在符合生产过程所提出的技术条件下 ......
totopper 工业自动化与控制
关于MP3硬件开源的全套资料(GD5600 GD5800 GD5801系列)
国电科技全面开源MP3硬件,包括GD5600 GD5800 GD5801系列 最小工作系统 里面包括PCB,原理图,BOM表,datasheet, 用户只需下载就可以直接导入生产,非常方便,让没有设计能力的公司省去了设 ......
piao100 下载中心专版
AD9102 DDS不输出(已解决)
本帖最后由 littleshrimp 于 2017-1-19 12:15 编辑 AD9102 DDS 配置好以后没有输出 原理图我参考官方参考设计改的,只保留了放大器部分 279703 279704 我使用MSP430通过SPI配置A ......
littleshrimp ADI 工业技术
给坛友讲点新东西---基于固件的DSP开发方法
在中国吹牛的人多,专家学者多,抄袭与山寨多,真正干事的人少。给大伙点新东西!!!123904123905...
平湖秋月 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2072  2513  1085  2601  2122  13  22  15  14  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved