电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA1133M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA1133M00DG概述

CMOS/TTL Output Clock Oscillator, 1133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA1133M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1133 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
坛子最近感觉怎么跟之前不一样了!!
自从注册之后,基本上每天上班第一件事是习惯性的打开论坛然后再看新闻,但最近这段时间好像看不到新的东西,我前几天发的帖没有新的回复居然还至顶,感觉变了!说不出来,有点像现在怀念孩童的 ......
gh131413 工作这点儿事
求一个开关电源的芯片型号,有丝印
这是紫米充电器里的开关电源芯片,猜测是国产的,丝印是ZC01 7BB0M,全网检索没找到资料。 553618 ...
littleshrimp 国产芯片交流
LM3s8962体验之六……时钟寄存器操作
时钟设置 一、简介 本程序实验使用更改寄存器,设置系统时钟变化。软件延时因系统时钟而改变。进一步促使蜂鸣时间间隔变化。 二、时钟原理 1、时钟源 1)、外部振荡器、0—50MHZ 2)、主 ......
sdjntl 微控制器 MCU
国内汽车蓄电池行业机遇与挑战并存
我国汽车产业高速发展,给蓄电池行业带来空前的机遇,过去10年蓄电池总产量平均增幅高于德、美等发达国家。目前,我国蓄电池消费主要集中在汽车市场和摩托车市场,两者占据大部分比重,消费份额 ......
1ying 汽车电子
小秀下奖品
一大清早快递给打电话了,纳闷着呢,最近没买东西呀,然后就释怀了,肯定是EE的奖品到了。屁颠屁颠下楼了,把它领回来了。外观好漂亮呀,16G USB3.0。感谢EE,感谢TE 265376 ...
Bingqi23 聊聊、笑笑、闹闹
关于xilinx的DCM
ISE中有“Wait for DLL Lock”这个选项,目的是设置FPGA是否等待DCM的“lock”信号。 默认设置是nowait。 我现在想设置成为等待模式,但是里面的设置是0、1、2、3、4、5、6、这些数字代表的 ......
qd0090 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 991  985  2164  2848  2786  19  29  4  1  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved