电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB626M000BG

产品描述LVPECL Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB626M000BG概述

LVPECL Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB626M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率626 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于F28335和CPLD无法同时工作
是这样的,我的电路上使用了一片DSP F28335,还有一片芯片XA2c256。现在板子的问题是,每当DSP在工作的时候,CPLD就无法和赛灵思的下载器连接在一起,提示的错误是,芯片的IDCODE是全部为0.也就 ......
袁文涛 DSP 与 ARM 处理器
请问在哪里可以下载到EZDriverInstaller的源程序?
因为工作需要,需要看DriverStudio 中的工具NuMega EZDriverInstaller的源代码,请问在哪里可以下载到?谢谢!...
xtaccount 嵌入式系统
你们一般都去哪里找ic的pdf资料?
你们一般都去哪里找ic的pdf资料? 最好是中文版的 不用再翻译 最近找资料找的真tnd 心累啊 !!! 388548 ...
龙猫库库 模拟电子
晒设计方案+STM32F429i开发板之触摸屏
F429这块板子上最主要的亮点也就属这块屏了。带触摸的屏幕,输入,输出都有了。 关于屏幕的实验,官方例程中一共有4个。 今天看看它的触摸实验,我所选的是他的一个画板的小实 ......
一个小白 stm32/stm8
] Verilog HDL的基础知识
...
张丽山 FPGA/CPLD
干货来了!物联网未来布局及解决方案
物联网给我们开启了一个充满新鲜可能的世界,在这个世界中,几乎万物互联。那么关于未来,物联网应该在哪些方面布局呢?又该如何去实现这些方面的解决方案呢?今天就带大家具体了解一下。 51 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 779  2893  343  2521  437  2  44  23  34  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved