电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1102M00BGR

产品描述LVPECL Output Clock Oscillator, 1102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1102M00BGR概述

LVPECL Output Clock Oscillator, 1102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1102M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1102 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
电子工程师创新设计必备宝典系列之FPGA开发全攻
希望对大家有用...
hoyt629 FPGA/CPLD
如何在windows ce.net 里播放rmvb格式的电影,有没有可以安装和播放的软件
如何在windows ce.net 里播放rmvb格式的电影,有没有可以安装和播放的软件...
microwave1 嵌入式系统
【Modesim问题】modelsim se仿真带有altera ip核的工程文件遇到的问题
请教高手,我在仿真带有ip核的工程时,这个工程顶层文件下面有个一个带ip核的vhd文件,可以称为ip.vhd,还有两个用vhdl语言写的文件,可以称为a.vhd和b.vhd也就是说这个工程的顶层文件下有三个文 ......
eeleader FPGA/CPLD
ACPI与APM电源管理模式的比较
APM 1.0&1.1:由BIOS执行电源管理;??APM 1.2:操作系统定义电源管理时间,由BIOS负责执行;??ACPI:BIOS收集硬件信息,定义电源管理方案;由操作系统负责执行。??APM是一种软件解决方案,因 ......
zbz0529 电源技术
电气测试的内容和特点
电气测试泛指一切利用电气技术进行的测试及对电气系统与设备(电机、电器等)所进行 的测试。电气测试通常包括以下几个方面: (1)电参数的测量。如测量电压、电流、电量和电功率等。 ......
一世轮回 综合技术交流
静电的产生
物质都是由分子组成,分子是由原子组成,原子中有带负电的电子和带正电荷的质子组成。在正常状况下,一个原子的质子数与电子数量相同,正负平衡,所以对外表现出不带电的现象。但是电子环绕于原 ......
wangqingtao 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 278  1811  2705  1742  292  9  7  50  33  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved