电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB1056M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB1056M00DG概述

CMOS/TTL Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB1056M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1056 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Zstack打印路由表问题
其实这个问题之前在本论坛已经讨论过了,链接如下:https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=416847&highlight=%C2%B7%D3%C9%B1%ED 就是因为之前的帖子没有解决,所 ......
wearlee 无线连接
注解超详尽:学习DS18B20不得不看的测温程序
学习DS18B20不得不看的测温程序,注解超详尽,通过硬件试验 32491...
小瑞 单片机
【聊聊DSP】聊聊DSP工程师的前途与钱途
关于作者   作者就职于某知名电信公司,担任系统工程师。2007年开始接触DSP的开发,使用的第一款DSP芯片为TI的C6482(代号Himalaya);2008年开始使用TI的C6487/8(代号为Farady),2010年底 ......
hezongbin DSP 与 ARM 处理器
win ce 开机密码忘记如何??
。。。汗。。开机密码忘记了。。怎么弄??...
兔小v 嵌入式系统
观展预注册送星巴克咖啡券,无门槛、人人有份:e络盟与您相约2018慕尼黑上海电子展
2018年3月14日至16日,e络盟即将出展2018慕尼黑上海电子展,作为全球领先的开发服务分销商,e络盟将携手多家业内重量级厂商共同展示尖端的产品、领先技术及前沿的解决方案。 在展会前期,e络盟 ......
EEWORLD社区 综合技术交流
SD卡在驱动程序初始化过程中被拔掉
小弟正在编写一个基于uCOS ii平台的SD卡驱动程序,如何处理如题的问题,谢谢!...
捷芬哥 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1028  1733  1222  2261  711  16  21  19  53  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved