电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC1216M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC1216M00DGR概述

CMOS/TTL Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC1216M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1216 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
visita 与 Xp 建立局域网问题??紧急!
我们寝室有两台笔记本,分别是装的visita和xp的系统, 现在寝室只有一根网线,现在我们想通过两台笔记本用无线建立局域网,然后在另一台机子上桥接达到两台电脑都可以上网的功能,但是我们 ......
weigedianqi 嵌入式系统
晒WEBENCH设计的过程+交流转直流大电流输出过程
本帖最后由 gaon 于 2014-7-30 16:31 编辑 110V交流电转直流案例过程, 首先进入设计界面,在左上的位置,输入设计要求的电源参数,分别是110-130V的电压输入及5A输入电流,和36V电压输出。 ......
gaon 模拟与混合信号
NCP5005的使用
我最近在使用NCP5005做LCD的背光驱动电路,结果输出一直是输入电压,甚是疑惑。不知哪位高手用过,指点一二! 电路图如下: 60873 本帖最后由 wstrom 于 2011-3-8 14:33 编辑 ]...
wstrom 模拟电子
【GD32L233C-START评测】2、创建适合自己的最小工程
上一篇已经把平台搭建好了,可以正常编译GD官方提供的模板工程,并下载到开发板。 到这其实已经可以进行项目的开发了,但是毕竟在官方固件库文件夹下开发自己的项目总觉得很别扭。 因此, ......
xinmeng_wit GD32 MCU
stm32f103c8t6后缀chn014无故挂掉了
我买了三个stm32f103c8t6 后缀都是chn014 第一个发热很严重 (停止测试了) 又连续焊接了两片 不发热!!!但都是正常运行一段时间后(两个小时吧)无故挂掉了!! 拆下来后电源和 ......
wjialin stm32/stm8
实用光电编码器技术 编著 陈先锋
32960...
cobble1 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2353  2071  1484  2309  2479  22  56  17  58  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved