电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB483M000BG

产品描述LVPECL Output Clock Oscillator, 483MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB483M000BG概述

LVPECL Output Clock Oscillator, 483MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB483M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率483 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
quartus原理图输入法设计 只选择输出端口的部分位
本帖最后由 调戏、和尚/ 于 2015-7-21 19:41 编辑 bg8.png 在用 quartus原理图输入法设计 请问 如何才能只选择输出端口的部分位 而不是全部 ......
调戏、和尚/ FPGA/CPLD
试试如何发帖
试试如何发帖...
yimengliang 聊聊、笑笑、闹闹
汽车电子的涉及问题
随着汽车电子系统的复杂性和密集度的提高,以及设计周期的不断缩短,在汽车电子系统调计的后期解决EMC问题变得越来越不可能。而后期重新设计成本很高,如果延误交货日期,损失就更大。为了以最低 ......
电子工作者 汽车电子
谁有闲置的de0-nano,诚心收一个
本帖最后由 LifeRacing 于 2015-3-28 09:33 编辑 联系电话18911253796 QQ:285496930...
LifeRacing 淘e淘
高度关注机器人检测认证服务
此内容由EEWORLD论坛网友W18027000085原创,如需转载或用于商业用途需征得作者同意并注明出处 当前国内机器人发展迅猛,尤其是工业机器人领域。2017年国家发改委发布了《关于推进机器人 ......
W18027000085 TI技术论坛
绕组的分布电容
  所有电感,包括变压器,都是铜线或者其它金属导线一匝一匝绕成的。所有电感,都具有分布电容,区别仅仅在于分布电容的大小而已。   图(01)是个单层绕组(也称线圈)示意图。 464553 ......
maychang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 249  571  2217  1838  2866  31  15  53  4  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved