电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1332M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1332M00DG概述

CMOS/TTL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1332M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
正在用CC2500 接收的时候 老是丢包
正在用CC2500 接收的时候 老是丢包。一分钟发送一次数据,大概五六个小时 就有一次丢包, 调制方式是MSK 通讯速率是250k ,我看了看接收强度RSSI,接收强度算出来是-39dbm (我设置的发射功 ......
yqc_zl 无线连接
谁有ST7789h2 LCD驱动芯片的手册,网上都找不到
本帖最后由 flashtt 于 2016-11-2 19:40 编辑 谁有ST7789h2 LCD驱动芯片的手册,网上都找不到 在google找到了 265307 ...
flashtt 单片机
AD 10怎么画原理图封装和元件库
AD 10怎么画原理图封装和元件库,依教科书学习看不明白,请大神们指导,谢谢! ...
沐沐100927 PCB设计
中国电源行业高峰论坛 启动节源认证
第二届中国电源行业高峰论坛、中美高效电源节能认证项目研讨会也同期召开,会议汇聚了电源界的各方高层人士,促进了企业之间及企业界、学术界、政府机构、新闻媒体之间的交流与合作。  会 ......
zbz0529 电源技术
请教JIAG接口问题:(
自己作了一块5409的板子,和仿真器(XDS510PP)联不上,好伤心啊。。。。:Sad:提示检查目标板电源和JTAG连接。 仿真器和5402DSK相连,没问题。 自己做的板子和仿真器相连后,TDI引脚电压 ......
ccccwoele 模拟与混合信号
工业驱动控制架构:第2部分
在这个系列的第一篇博文中,我们了解到FPGA是如何被引入到驱动架构中的。现在,我们来看一看在一个工业驱动/伺服机架构中使用FPGA时遇到的一些挑战,以及以COTS MCU形式运转的控制片上系统 (SoC ......
maylove 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1425  164  473  2290  735  59  10  21  1  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved