电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC1315M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC1315M00DGR概述

CMOS/TTL Output Clock Oscillator, 1315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC1315M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1315 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享一个开源软件的下载网址
这几天在下KICAD,官网特别慢,用百度网盘下载速度80k/bps慢的要命 后来找到这个清华大学开源软件镜像站,速度非常快,里边还有很多其它开源软件 https://mirrors.tuna.tsinghua.edu.cn/ ......
littleshrimp 综合技术交流
存储系统中的自动化技术
原文地址 2009年,Google曝光了自动驾驶汽车的雏形图片;随后在2012年获得了美国首个自动驾驶车辆许可证。随后,Uber,奔驰、本田、奥迪、宝马、特斯拉、德尔福、苹果、百度等公司都相继加入 ......
白丁 FPGA/CPLD
NXP 的 FAE 怎么样啊?
请问坛里的大侠,最近接到一家代理的NXP FAE 的职位,不知道这行有前途不?...
tonyli NXP MCU
阅读 TI工业应用方案(电器、电力传输)精彩专题,挑战你的记忆力!好礼相送
阅读 TI工业应用方案(电器、电力传输)精彩专题,挑战你的记忆力!好礼相送 >>点击参与 活动时间: 即日起 —— 2018年 5月 31日 活动流程: 1.阅读 TI工业应用方案精彩专题; 2.点 ......
EEWORLD社区 TI技术论坛
“2021一起践行”+向前看
过去的2020年,经过漫长的等待,可以工作了,可是2020年行业非常的不景气,收入下降,企业差点关门,国家扶持小微企业的好政策,使我们维持住能活着,倒是在不忙的环境中白天学习了一些知识提高 ......
modoyu4ylp0o 聊聊、笑笑、闹闹
51单片机与蓝牙hc05模块通信
我想用手机通过蓝牙控制单片机led闪烁,可是用串口可以看到发送的结果,一用手机控制就不行了,弄了好久没有结果,想来求助一下。下面附上程序。 ...
ljx123 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1211  2199  2722  1555  393  25  45  55  32  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved