电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC837M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 837MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DC837M000DGR概述

CMOS/TTL Output Clock Oscillator, 837MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC837M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率837 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
讨论:STM32是你心中所想吗?
本来计划STM32用到产品上,经过了长达半年时间的学习,开始选型要求:2串口,1SPI,1I2C,1PWM或DAC,TFT,1外部中断,1NORFLASH等;刚开始选择VBT6,询价、定方案折腾后发现没有FSMC,再选 ......
zxg1986516 stm32/stm8
瑞萨开发板套机,出or换
一块瑞萨的开发板,没怎么用过,功能完好,英国产的,带E8仿真器 ;板太多,没时间玩,出或换,出的话,320包沙发;主换TI或NXP的板子;需要的站内信:pleased:...
yan2513 淘e淘
语音芯片ISD4004\LM386完全中文资料6个PDF
本帖最后由 paulhyde 于 2014-9-15 03:39 编辑 语音芯片ISD4004\LM386完全中文资料6个PDF ...
chenzhua 电子竞赛
MSP430G2xx1,MSP430G2xx2,MSP430G2xx3官方示例代码
附件中代码是TI提供的MSP430G2xx1,MSP430G2xx1,MSP430G2xx1示例代码,可以作为MSP430的G系列使用过程中最可靠的代码参考 本帖最后由 wstt 于 2012-10-11 21:25 编辑 ]...
wstt 微控制器 MCU
EEWORLD感谢有你——平行电
1、 发帖 138152 回帖 138153 2、最难忘的是暑假电赛之前培训和比赛期间的日子,每天都会来论坛逛一下,学习讨论,虽然很累,但是收获颇多,更认识了很多高手,提出的问题也有很多版主解答 ......
平行电 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 67  2301  139  630  2927  38  10  19  2  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved