电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA1104M00DG

产品描述LVDS Output Clock Oscillator, 1104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA1104M00DG概述

LVDS Output Clock Oscillator, 1104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA1104M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1104 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问STM32量产时都是怎么烧写程序的?
感觉最好用“JTAG + bin文件”的方案,但是在IAR上看了下好像不行…… 至于串口ISP方案,比较麻烦……因为我们的产品烧完程序后还需要用串口来做一系列初始化...
fanqiaqi stm32/stm8
Wince 开始菜单出现方框尾巴[乱码?]
本人想在开始菜单中添加关机/重启两个菜单项:开发工具VS2005英文版。系统已经定制为中文。 查找并修改了:PUBLIC\SHELL\OAK\LIB\ARMV4I\RETAIL\0804\explorerbase.res explorerbase.res 文件 ......
jjphero 嵌入式系统
关于STM32系列中的PRIMASK屏蔽中断的问题
最近在玩ucos,发现os中的临界区的处理是对PRIMASK寄存器进行设置,而达到暂时屏蔽中断源的目的。但是有一事小弟不解,当系统进入到临界区时,此时此刻如果有一个外部中断发生了,当前不会被响 ......
cavalry_zip stm32/stm8
AMS1117有没有输出为12V的?
看网上资料都是3.3,比较多 ...
西里古1992 模拟电子
如何把LCD用的引脚配置成 GPIO?
&iomuxc { pinctrl-names = “default”; pinctrl-0 = <&pinctrl_nand_gpio &pinctrl_gpio_gpio &pinctrl_snvs_4g_rst &pinctrl_snvs_gpio>; }; 里面&pinctrl_gp ......
明远智睿Lan Linux开发
【GD32E231_DIY】②DS1302实时时钟模块资料
各位网友,端午节已过。论坛上看到好多网友都已经提交了成品,本次活动重在参与,在参与中不断学习进步才是本人的目的,获没获奖倒不是很在乎。放假三天,拿出GD32E231的开发板,开始项目的设 ......
yin_wu_qing GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 480  1344  2070  907  2446  42  46  27  51  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved