电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1269M00DGR

产品描述LVDS Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1269M00DGR概述

LVDS Output Clock Oscillator, 1269MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1269M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1269 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
提问+KL46 IAR下载完毕后必须软件复位才能进入中断
IDE : IAR6.60MUC: KL46TOOL: JLINK(swd)问题:代码中有几个中断,通过IAR下载代码后,必须软件复位一次,才能进入中断,否则不能进入中断。重新上电,也可以正常进入中断。否则不能进入中断 ......
azhiking NXP MCU
实心过孔打在焊盘上,是否可行呢?
由于空间原因,想把一个过孔打在焊盘上,但是,这样容易漏锡。我想到,做成实心孔。比如,外径20mil,内径0mil。顶层穿到底层,软件完全可以做出来。不知这样是否存在问题。请指教一下哈。:cong ......
ienglgge PCB设计
飞思卡尔单片机MC9RS08KA8的C程序的例子
高手求助一下,哪位有MC9RS08KA8的C程序例子呢?急用!小女子新学,好歹不知道从何下手!谢谢各位的帮忙!...
羽毛karen NXP MCU
十四位数仿真科学计算器1.7语音型
十四位数仿真科学计算器1.7语音型...
lorant 模拟电子
读好书《运算放大器参数解析与LTspice应用仿真》读书笔记
本帖最后由 ksniper 于 2021-6-21 16:15 编辑 很高兴能读到郑荟民老师的《运算放大器参数解析与LTspice应用仿真》一书的实体版本。同是副高职称,却一直未能有所建树,实在是惭愧不已。 ......
ksniper 模拟电子
AD7190的问题
我捣鼓AD7190,数据可以读出来,可是有时出错。 大部分数值都对,偶尔差别很大。 程序是另一个人写的,他说他用的好着呢。 我查程序,发现ID寄存器的识别码读的都有问题。 454612 regV ......
chenbingjy stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 344  960  454  1509  2310  37  54  36  9  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved