电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1313M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1313MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC1313M00DGR概述

CMOS/TTL Output Clock Oscillator, 1313MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1313M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1313 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
由于FSMC配置不当引起的奇怪的问题
本帖最后由 wsmysyn 于 2018-6-19 23:16 编辑 RT 背景: 最近在搞一个测试项目用到了stm32的FSMC和FPGA通信 对FPGA的读写控制通过定义两个STM32存储器地址的读写来控制 并由串口输出系统 ......
wsmysyn stm32/stm8
请高手帮忙弄个电子日历!
请高手帮忙弄个电子日历. 就是利用数码管显示年月日星期。功能按键设置,包括时间的设置 , 定时时间设置和定时报警功能。 就这样.谢谢了.是用proteus软件,at89c51! 还请麻烦告诉下怎么连 ......
torresgerrard 嵌入式系统
PLL倍频问题
外部晶体选择6M和选择8MPLL都是400M,但选6M是误差是0,选择8M是误差是0.0047% ,不知道是什么概念,既然有误差,那PLL为何不是400.00**M或399.00**M,而是整400M?...
啸傲 微控制器 MCU
请问:我在EVC建工程时,一点最后的Finish按钮,就死住了,是不是我的内存太上的原因呀,我是256的
:我在EVC建工程时,一点最后的Finish按钮,就死住了,是不是我的内存太上的原因呀,我是256的...
ccec 嵌入式系统
蓝牙调试流程
1,创建蓝牙工程 2,导入头文件 #import 3,实现代理: 4,创建中心设备和外部设备数组,并初始化。 中心设备和外设联机的文字描述为: 1):iOS这边蓝牙中心管理 ......
灞波儿奔 无线连接
请问各位高手现在沿海一带PCB板设计主要的软件是哪个
我是一名学电子专业的学生 我想问一下在沿海一带PCB板设计主要用哪个软件 我们学校只教protel 99 se...
zengpeipei PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2517  1418  1242  2647  2529  51  29  25  54  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved