电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V659S15DRGI8

产品描述SRAM
产品类别存储   
文件大小421KB,共25页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V659S15DRGI8概述

SRAM

70V659S15DRGI8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
IDT70V659/58/57S
HIGH-SPEED 3.3V
128/64/32K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V659/58/57 easily expands data bus width to 72 bits
or more using the Master/Slave select when cascading
more than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 208-pin Plastic Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
BE
3R
BE
2R
BE
1R
BE
0R
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
R/
W
L
CE
0L
CE
1L
B
E
0
L
B
E
1
L
B
E
2
L
B
E
3
L
B BBB
E EEE
3 21 0
R RRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
128/64/32K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
16 L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
TDI
TDO
JTAG
TMS
TCK
TRST
4869 drw 01
NOTES:
1. A
16
is a NC for IDT70V658. Also, Addresses A
16
and A
15
are NC's for IDT70V657.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
JUNE 2018
DSC-4869/8
1
©2018 Integrated Device Technology, Inc.
DC-DC电路PCB设计要求
DC-DC电路PCB设计要求: 在设计印刷线路板时,设计工程师都会仔细思考铜线的走线方式和元器件的放置问题。如果没有充分考虑这两点,印刷线路板的效率、最大输出电流、输出纹波及其它 ......
szglmjh 电源技术
Sql Server Ce 数据库 自定义表问题
请高手指点,企图自己创建一个新的数据库,并输入要创建的表名,但是以出入的名字做表名时出错。 代码如下: SqlCeEngine Engine = new SqlCeEngine("DataSource = \\" + tex ......
zglckf 嵌入式系统
怎样测试IDE的debugger?
C语言的编译器带有的debugger,如何对它进行测试呢?测试debugger的行为时,因为test case的不同会有很大差异,包括各寄存器的值都会发生变化。 请问有经验的前辈如何测试的?谢谢咯...
highsea 嵌入式系统
(高价)(高价)(高价)诚激高手开发:sock5全自动代理自助管理系统,有技术者加QQ详谈,99040008
(高价)(高价)(高价)诚激高手开发:sock5全自动代理自助管理系统,有技术者加QQ详谈,99040008...
xianzihua888 嵌入式系统
汉王手写输入法 无法正常隐藏
如题,我加载了汉王手写输入法到系统中,能正常手写,识别效果也还满意。 但是当用触笔点击任务栏上的隐藏按钮的时候,它一直以为我是在写字,要很长时间才可以 隐藏。 同样的程序同事在他的 ......
dianzi111 嵌入式系统
WinCE6.0下VGA闪烁的问题! 散分!!
我在S3C6410上做VGA,同样一款显示器,如果分辨率为800x600显示非常正常; 如果我把分辨率改为1024x768时,就有问题。问题如下: 右键刷新时,屏幕会黑下屏,黑1秒左右又正常; 放视 ......
mingjing 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1928  36  665  1492  713  20  23  47  26  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved