电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC14M0000DGR

产品描述CMOS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JC14M0000DGR概述

CMOS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC14M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率14 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
fpga无法配置
求大神指导:congratulate:在配置fpga时出现以下实验现象: 1、利用AS模式下载配置时,nCS,ADSI、DCLK、DATA波形正常,但是nSTATUS、nCONFING、conf_done没有电平的升降变化,其中nCONFING为 ......
whllieying FPGA/CPLD
【TI荐课】#电子电路基础知识讲座#
//training.eeworld.com.cn/TI/show/course/3818...
1171390799 TI技术论坛
TI新年活动,大家参加了吗?
主办方:德州仪器半导体技术(上海)有限公司("德州仪器")为本次活动的主办方。 活动描述/目的:为推广 TIstore 的使用,注册成为 myTI 会员,登陆 TIstore 选购产品,获赠精美新年礼物。 ......
dontium 模拟与混合信号
请教linux硬盘监控的问题
大虾们,小弟请教个问题: 我们的设备目前有一个问题:设备挂载的硬盘有时候会出错,无法读写,是ARM的嵌入式linux的环境,在设备出现问题时系统的klogd进程会在/proc中的某个文件中写入日志, ......
fanfanws Linux开发
宁买二手进口车,不买合资新车?
最近股市爆涨,我去年底进去的,挣了一些米,也想弄部车开开,预算20W。 本人对车一直没怎么关注,纯粹一菜鸟。 向周围的朋友咨询买啥车好,要求是气派、质量好还不能太贵。朋友们意见很不一 ......
清新 淘e淘
单片机中断程序中修改的变量在退出中断是又被改回去了该怎么办?
我在单片机的串口发送的中断程序中设置了一个计数器,使其能发送同样的数据n次后发送下一个数据n次,但是运行后发现串口每个数据只发送了3、4次就换下一个数据了,我猜想是因为变量n的初始值在 ......
koko 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2499  761  2357  85  1794  51  16  48  2  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved