电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA1220M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA1220M00DGR概述

CMOS/TTL Output Clock Oscillator, 1220MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA1220M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1220 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【R7F0C809】02 中断系统简介
看了瑞萨的文档,觉得写得还是比较细致的, 809中共有7种外部中断(INTP0~INTP5和INTKR)+13种内部中断。这些都是可屏蔽中断 221767 既然说是可屏蔽,说明是中断发生了,系统可以不响应 ......
johnrey 瑞萨MCU/MPU
STM8S105C6
STM8S105C6,我已经用这颗东西开发好方案,但是刚刚听说这颗东西还没生产。 是不是真的啊,很急啊!千万别吓我啊,代理当初告诉我这颗片子是有的啊,所以才选用的啊,大侠们有没这方面的消 ......
yuanshao001 stm32/stm8
14年电赛刚出的电源类题目,大家来讨论下
本帖最后由 paulhyde 于 2014-9-15 03:08 编辑 电源没做过无线电的 ...
怡红快绿 电子竞赛
随便聊聊……
下班了去干嘛?打游戏还是看电影,学习?有买彩票的习惯吗?还是买个期望…… 跳厂?每逢开年的时候都有这想法,总觉得能找到好的,结果跳了,发现时间长了都一样,生活还是原样…… 喜欢每月 ......
gh131413 聊聊、笑笑、闹闹
赢话费——“工程师创新能力调查” 期待您的参与!
167409 亲爱的工程师: 作为连接器行业的领军企业,TE Connectivity一贯重视创新和并对工程师精神推崇备至。为此,我们诚挚地邀请您花十分钟的时间,参加一个关于工程师创新能力的调查 ......
eric_wang 综合技术交流
急求430FG4619中关于OA的资料
急求430FG4619中关于OA操作的资料...
merlong 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2461  1404  1891  2219  1139  56  16  11  26  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved